Procesadores de la familia
PLC 3
El siguiente programa PLC-3 puede ser alterado para direccionar
módulos de bloque analógico reales.
Figura 6.3
Estructura de ejemplo de programa de la familia PLC 3
Bit de efectuado de
transferencia de
bloque de lectura
1
Pulsador
2
Bit de
activación
Bit de
activación
Pulsador
3
Bit de efectuado de
transferencia de
bloque de escritura
4
Capítulo 6
Programación de su módulo
analógico
BTR
BLOCK XFER READ
RACK:
GROUP:
MODULE:
DATA:
LENGTH:
CNTL:
Bit de efectuado de
transferencia de
MOV
bloque de escritura
SOURCE:
DESTINATION:
Bit de efectuado de
transferencia de
MOV
bloque de escritura
SOURCE:
DESTINATION:
BTW
BLOCK XFER WRITE
RACK:
GROUP:
MODULE:
DATA:
LENGTH:
CNTL:
Habilitac.
EN
XXX
12
X
Efectuado
X = XXXX
DN
XXXX:XXXX
15
0
Error
XXXX:XXXX
ER
13
XXX
27
XXX
(BTW LENGTH)
XXX
(OUTPUTS + 1)
XXX
(BTW LENGTH)
Habilitac.
EN
02
XXX
Efectuado
X
X = XXXX
DN
05
XXXX:XXXX
Error
0
ER
XXXX:XXXX
03
6-5