Ocupación De La Memoria Buffer - Mitsubishi Electric MELSEC System Q Manual De Usuario

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido

Publicidad

Envío a petición del PLC
15.1.1
Ocupación de la memoria buffer
Para la determinación del marco de datos, para la interfaz CH1 están en la memoria buffer del
módulo de interfaz las direcciones 169 hasta 172 (A9H hasta ACH), y para la interfaz CH2 las
direcciones 329 hasta 332 (149H hasta 14CH).
Dirección (Dec./Hex.)
CH1
169
(A9
H
170
(AA
H
171
(AB
H
172
(AC
H
Tab. 15-3:
Para el primer marco de datos de inicio hay que entrar un valor ≠ 0.
Para marcos de datos pueden indicarse los números siguientes:
0: No se emplea ningún marco de datos
1H hasta 3E7H (1 hasta 999): Marcos de datos previamente definidos de la ROM del módulo de interfaz
3E8H hasta 4AFH (1000 hasta 1999): Marcos de datos libremente definibles de la Flash-EPROM del módulo de
interfaz
8001H hasta 801FH (-32767 hasta -32737): Marcos de datos de la memoria buffer del módulo de interfaz
El segundo marco de datos de fin puede indicarse sólo cuando se ha indicado también el primer marco de datos
de fin.
Sistema Q de MELSEC - Módulos de interfaz
Significado
CH2
329
)
(149
)
H
330
Marcos de datos defi-
)
(14A
)
H
nidos por el usuario al
331
transmitir por petición
)
(14B
)
H
del PLC
332
)
(14C
)
H
Rangos de memoria buffer para la indicación del marco de datos definido
por el usuario
Empleo de marcos de datos definidos por el usuario
Descripción
Indicación de los marcos de datos
primero
Marco de
que se envían antes de los datosa
datos de ini-
0: no transmitir
cio
segundo
≠ 0:número del marco de datosb
Indicación de los marcos de datos
primero
que se envían despúes de los
Marco de
datosc
datos de fin
0: no transmitir
segundo
≠ 0:número del marco de datos
15 - 3

Publicidad

Tabla de contenido
loading

Tabla de contenido