Sdram (Synchronous Dram); Shadow E 2 Prom; Simm (Single In Line Memory Module); Smbus (System Management Bus) - AOpen AX4BS Manual Online

Tabla de contenido

Publicidad

A
X
4
B
S
A
X
4
B
S
S
S
D
D
R
R
A
A
M
M
(
(
S
S
y
y
n
n
c
c
h
h
r
r
o
o
n
n
SDRAM es una de las tecnologías DRAM que permite a la DRAM usar la misma velocidad de reloj que el host bus de la CPU
(EDO
y FPM son asíncronas y no tienen señal de reloj). Es similar a la
SDRAM viene con 64-bit 168 pins
placa (AP5V), desde el primer trimestre de 1996.
2
2
S
S
h
h
a
a
d
d
o
o
w
w
E
E
P
P
R
R
O
O
M
M
Es un espacio de memoria en la Flash-ROM para simular el funcionamiento E
en el diseño sin jumper y battery-less.
S
I
M
M
(
S
i
n
g
l
e
I
n
L
i
n
S
I
M
M
(
S
i
n
g
l
e
I
n
L
i
n
El zócalo SIMM tiene sólo 72 pins, y es de simple cara. La señales de los conectores dorados en cada cara del PCB son idénticas.
Por eso se llama Single In Line. El SIMM está hecho con FPM o
desfasados en los diseños actuales de placas base.
S
S
M
M
B
B
u
u
s
s
(
(
S
S
y
y
s
s
t
t
e
e
m
m
M
M
a
a
SMBus también llamado bus I2C. Es un bus de dos hilos desarrollado para componentes de comunicación (especialmente para
semiconductor IC). Por ejemplo, configurar el reloj del generador de reloj en una placa base sin jumpers. La tasa de transferen
de datos del SMBus es de sólo 100K
e
nviar/recibir mensajes.
o
o
u
u
s
s
D
D
R
R
A
A
M
M
)
)
DIMM
y funciona a 3.3V. AOpen es la primera compañia que soporta dual-SDRAM DIMMs en la
e
M
e
m
o
r
y
M
o
d
u
l
e
e
M
e
m
o
r
y
M
o
d
u
l
e
n
n
a
a
g
g
e
e
m
m
e
e
n
n
t
t
B
B
u
u
s
s
)
)
bit/s, permite a un host comunicarse con la CPU y a muchos dispositivos maestros y esclavos
PBSRAM
en que usa modo de transferencia de ráfagas.
2
PROM, la placa base AOpen usa Shadow E
)
)
EDO
DRAM y soporta 32-bit de datos. Los SIMM están
88
O
n
l
i
n
e
M
a
n
u
a
l
O
n
l
i
n
e
M
a
n
u
a
l
2
PROM
cia

Publicidad

Tabla de contenido
loading

Tabla de contenido