Sentencia
ABK
Con cada evento
ACS
Transmitido después de ACA
ALF
Cuando se solicita, o con
cada evento
ARC
Con cada evento
HBT
50 segundos
LR2
Con cada evento
LRF
Con cada evento
NAK
Con cada evento
PIWWSPR
Cuando se solicita, o con
cada evento
PIWWVSD
Cuando se solicita, o con
cada evento
TRL
Cuando se solicita, o con
cada evento
VDM
Con cada evento
VER
Cuando se solicita, con cada
evento, o cuando la unidad
está encendida
Requisitos de carga como receptor
Aislamiento: proporcionado
Impedancia de entrada: Impedancia de entrada 110 ohmios
(130 K ohmios sin conexión del puente)
Voltaje máx.: de ±14 V a GNDiso
Umbral: ±0,2 V (A-B)
Capacidad de salida
Salida transmisor de diferencial
R=50 ohm 2 v min.
R=27 ohmios 1,5 V min.
Corriente de cortocircuito de transmisor
60 mA min. 150 mA máx.
Datos de transmisión
Los datos se transmiten de forma asíncrona en serie de acuerdo con la norma a la que se hace
referencia en el punto 2.1 de IEC 61162-1/2. El primer bit es el bit de inicio y a él le siguen otros
bits de datos menos importantes, como se ilustra a continuación.
Se utilizan los siguientes parámetros:
Velocidad de transferencia: 38,4 Kbps /4800 bps
Bits de datos: 8 (D7 = 0), sin paridad
Bits de parada: 1
IEC61162-1:Edición 4.0 2010-11
IEC61162-2:Primera edición 1998-09
IEC61162-450:Edición 1.0 2011-06
Intervalos de transmisión
Intervalo
Bit de inicio
APÉNDICE 2 INTERFAZ DIGITAL
Sentencia
ACA
Cuando se solicita, o con cada evento
ALC
30 segundos
ALR
30 segundos
EPV
Cuando se solicita, o con cada evento
LR1
Con cada evento
LR3
Con cada evento
LRI
Con cada evento
PIWWIVD
Cuando se solicita, o con cada evento
PIWWSSD Cuando se solicita, o con cada evento
SSD
Cuando se solicita, o con cada evento
TXT
Cuando se solicita, o con cada evento
VDO
1 segundo o con cada evento
VSD
Cuando se solicita, o con cada evento
D0
D1
D2
D3
D4
Bits de datos
Intervalo
D5
D6
D7
Bit de parada
AP-3