Aim TTi PL Serie Instrucciones De Uso página 32

Tabla de contenido

Publicidad

Registro de estado de eventos límite y Registro de activación de estado de eventos límite
Para fuentes de alimentación únicas hay un Limit Event Status Register; para fuentes de
alimentación dobles y triples (excepto si funcionan en modo paralelo) hay dos y tres
respectivamente. Estos se leen y borran usando "LSR1?", "LSR2?" y "LSR3?" respectivamente. A
la puesta en marcha estos registros son configurados en 0 e inmediatamente configurados para
mostrar el nuevo estado límite.
Todos los bits ajustados en un Limit Event Status Register que correspondan a los bits ajustados
en el Limit Event Status Enable Register que se acompaña harán que se ajuste el bit LIM1, LIM2 o
LIM3 en el Status Byte Register.
Bit 7:
Reservado para uso futuro
Bit 6:
Se configura cuando se ha producido una desconexión que sólo puede ser reseteada
desde el panel frontal o desconectando y conectando la energía AC.
Bit 5:
Reservado para uso futuro
Bit 4:
Reservado para uso futuro
Bit 3:
Se ajusta cuando existe una desconexión de sobrecorriente de salida
Bit 2:
Se ajusta cuando existe una desconexión de sobrevoltaje de salida
Bit 1:
Se configura cuando la salida entra en el límite de corriente (modo en CC)
Bit 0:
Se configura cuando la salida entra en el límite de voltaje (modo en CV)
Registro de byte de estado y Registro de activación de solicitud de servicio
Estos dos registros están implementados tal y como requiere la norma IEEE Std. 488.2.
Todos los bits configurados en el Status Byte Register que correspondan a bits configurados en el
Service Request Enable Register harán que el bit RQS/MSS se configure en el Status Byte
Register, generando así un Service Request en el bus.
El Status Byte Register es leído, bien por el comando *STB?, que devolverá un MSS en el bit 6, o
por un Serial Poll que devlolverá un RQS en el bit 6. El Service Request Enable Register es
configurado por el comando *SRE <nrf> y leído por el comando *SRE?.
Bit 7 -
No se usa.
Bit 6 -
RQS/MSS. Este bit, tal como lo define el IEEE Std. 488.2, contiene el mensaje
Requesting Service y el mensaje Master Status Summary. Se manda un RQS en
respuesta a Serial Poll y un MSS en respuesta al comando *STB?.
Bit 5 -
ESB. El Event Status Bit. Este bit se configura si alguno de los bits configurados en el
Standard Event Status Register corresponde a los bits configurados en el Standard
Event Status Enable Register.
Bit 4 -
MAV. El Message Available Bit. Se configurará cuando el instrumento tenga un
mensaje de respuesta formateado y listo para mandar al controlador. El bit se borrará
después de que se haya mandado el Response Message Terminator.
Bit 3 -
No se usa.
Bit 2 -
LIM3. Se ajustará si está ajustado algún bit en Limit Event Status Register 3 y se
ajustan los bits correspondientes en Limit Event Status Enable Register 3.
LIM2. Se ajustará si está ajustado algún bit en Limit Event Status Register 2 y se
Bit 1 -
ajustan los bits correspondientes en Limit Event Status Enable Register 2.
LIM1. Se ajustará si está ajustado algún bit en Limit Event Status Register 1 y se
Bit 0 -
ajustan los bits correspondientes en Limit Event Status Enable Register 1.
31

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Pl-p seriePl 068Pl 155Pl 303Pl 601Pl303qmd ... Mostrar todo

Tabla de contenido