A
X
3
4
P
r
o
I
I
A
X
3
4
P
r
o
I
I
F
S
B
(
a
n
t
e
r
i
o
r
F
S
B
(
a
n
t
e
r
i
o
r
FSB Reloj means CPU external bus reloj.
CPU internal reloj = CPU FSB Reloj x CPU Reloj Ratio
2
2
I
C
B
u
s
I
C
B
u
s
See SMBus.
P
1
3
9
4
P
1
3
9
4
P1394 (IEEE 1394) es una norma de serie bus de alto velocidad para los perifericos. Diferente a
USB
bus de baja o media velocidad, P1394 soporta 50 to 1000Mbit/s y puede ser usado por video
cámara, disk and LAN.
P
a
r
i
t
y
B
i
t
(
B
i
t
d
P
a
r
i
t
y
B
i
t
(
B
i
t
El modo de paridad usa 1 bit de paridad para cada byte. Normalmente es modo de par paridad, es
decir, se pone al día los datos de memoria, bit de paridad es ajustado a par número de "1" para
cada byte. La próxima vez, si se lee la memoria con un impar número de "1", el error de paridad es
ocurrido. es nombrado como la detección de error de único bit.
S
i
d
e
B
u
s
)
R
e
l
o
j
S
i
d
e
B
u
s
)
R
e
l
o
j
e
p
a
r
i
d
a
d
)
d
e
p
a
r
i
d
a
d
)
M
a
M
a
172
n
u
a
l
e
n
L
í
n
e
a
n
u
a
l
e
n
L
í
n
e
a