Figura 41. Coprocesador criptográfico 4767-002
Especificaciones
Elemento
Descripción
Número de FRU del adaptador
No aplicable
Arquitectura de bus de E/S
PCIe1 x4
Requisito de la ranura
Para obtener detalles acerca de las prioridades, los máximos y las reglas de ubicación de las
ranuras, consulte Reglas de ubicación del adaptador PCIe y prioridades de ranuras
(http://www.ibm.com/support/knowledgecenter/POWER9/p9eab/
p9eab_mtm_pciplacement.htm) y seleccione el sistema en el que esté trabajando.
Sistemas soportados
Sistemas basados en los procesadores POWER8 y POWER9
Voltaje
3,3 V
Formato
Contrapunta de longitud media y altura completa
Tarjeta dual (madre-hija)
Gestión de adaptadores PCIe
103