Resumen - Motorola HC05 Manual Del Usuario

Iniciación a los microcontroladores de las familias de 8 bits
Tabla de contenido

Publicidad

Resumen

Aunque se piensa a menudo que los niveles lógicos son 0 voltios o 5 voltios, estos son realmente rangos
de voltaje garantizados por el fabricante de la MCU. Para una MCU específica que trabaja con V
nivel lógico 0 puede ser de 0.0 a 1.5 V y un nivel lógico 1 puede ser de 3.5 a 5.0 V. Siempre hay que referirse a
las hojas de datos para cada MCU para obtener los voltajes lógicos 0 y 1.
Las MCU CMOS se componen de miles de transistores tipo N y P. Un transistor tipo N conduce
(conduce de la 'fuente' hasta el 'drenador') cuando su 'puerta' está a un nivel lógico 1 y su 'fuente' está a un
nivel lógico 0. Un transistor P conduce cuando su fuente está a un nivel lógico 1 y su puerta está a un nivel
lógico 0.
Los transistores N y P pueden conectarse de varias maneras para realizar un trabajo lógico. Hay tres
tipos de puertas simples: los Inversores, las puertas NAND y las puertas NOR. La salida de un inversor siempre
tiene un nivel lógico opuesto a su nivel de entrada. La salida de una puerta NAND está en nivel lógico 0 cuando
todas sus entradas están en nivel lógico 1. La salida de una puerta NOR está a un nivel lógico 0 cuando
cualquiera o todas sus entradas están a un nivel lógico 1.
La salida de una puerta de transmisión o un Buffer de tres estados puede tener nivel lógico 0, lógico 1 o
alta impedancia. Un salida tiene alta impedancia cuando parece no estar conectada a nada (un circuito abierto).
Un medio Flip-Flop (HFF) tiene una condición transparente y una condición de enclavamiento
(latched). En la condición de transparente (con la entrada de reloj igual a un nivel lógico 1), la salida Q es
siempre igual al nivel de la lógica presentada a la entrada. En la condición de enclavamiento (la entrada de reloj
igual a un nivel lógico 0), la salida mantiene el nivel lógico que fue presente cuando el Flip-Flop estaba en su
último lugar en la condición de transparente. Los cambios en el nivel lógico de entrada, mientras el Flip-Flop
está enclavado, no afectan al nivel lógico de salida.
25
= 5.0 V, un
DD

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Hc08

Tabla de contenido