16.2 F
ORMA DEL
Las figuras 16.1 (a) y (b) son diagramas de bloques detallados de la forma general del receptor.
El diseño separa las placas del circuito digital de control montadas en el panel frontal de las
tarjetas analógicas de adquisición y de la tarjeta de calibrado insertadas en la caja de tarjetas.
El sistema analógico del GDP-32
señales se conectan con 16 tarjetas analógicas. Las tarjetas analógicas proporcionan la ganancia
necesaria y filtran antes de la conversión A/D. Van montadas junto con la tarjeta de calibrado y
cronometraje.
Cada tarjeta analógica contiene:
Alimentación individual
Circuito de muestra y toma de datos de alta velocidad
Convertidor Analógico/Digital (ADC)
La tarjeta de calibrado y cronometraje contiene:
Las cadenas contadoras que generan frecuencias de detección binarias seleccionables
desde los menús de programa.
El convertidor Digital/Analógico (DAC) para generar señales analógicas de prueba para
poder realizar calibraciones.
Circuitería de sincronización por GPS (BD 288)
Los cables de cinta, situados entre el panel frontal y la tapa, envían las señales analógicas
amplificadas y filtradas desde cada placa analógica al interruptor de medida del panel.
Un oscilador de cristal de frecuencia 4.980736 MHz estabilizado por calentadores va montado
directamente a la placa de cronometraje (BD244 or BD288) en la caja grande GDP-32
II
caja pequeña GDP-32
El control básico y la monitorización de la función del receptor se hace a través del teclado y del
display LCD del panel frontal. Montado en la parte de abajo del panel hay una tarjeta simple de
PC 66 MHz 586 junto con la placa madre (BD287). El conjunto del panel frontal consta del
Panel Frontal, la placa MPU y BD287, y constituye un completo sistema de control digital de
adquisición analógica de datos.
Mayo 2002
II
GDP-32
M
ANUAL DE
R
ECEPTOR
II
consta del Panel Analógico I/O Panel a través del cual las
, el cristal va montado al lado del compartimento de la batería.
Sección 16, página 4
I
NSTRUCCIONES
II
. En la