A
X
3
4
P
r
o
A
X
3
4
P
r
o
B
u
s
M
a
s
t
e
r
I
B
u
s
M
a
s
t
e
r
I
El tradicional PIO (de programar) IDE necesita a involucrar CPU en todos actividades de acceder
IDE inclusive esperar el suceso mecanico. Para reducir cantidad de trabajo CPU, bus master IDE
mecanismo transfere datos desde/a memoria sin interrumpir el CPU, y libera el CPU a funcionar al
mismo tiempo durante se transferen los datos entre memorias y mecanismo IDE. Desde luego, se
necesitan el bus master IDE driver y bus master IDE HDD para soportar bus master IDE modo.
C
O
D
E
C
(
C
o
d
C
O
D
E
C
(
C
o
d
CODEC es un circuito que puede hacer conversión digital a analog y viceversa. Es el parte de la
solución sonido/Módem AC97.
D
I
M
M
(
M
o
d
u
D
I
M
M
(
M
o
d
u
Socket DIMM tiene totalmente 168 pines y soporte datos 64'bit. Está puede ser de solo o doble
lados. Señnal desde dedos de oro en cada lado de PCB son diferentes significando que es Doble
en Línea. Casi todosl DIMMs son SDRAM, que operar a 3.3V. Notar que algúnos viejos DIMMs son
FPM/EDO
y sólo operar a 5V. No entenderlos mal con SDRAM DIMM.
ECC (Comprobar Error y Corrección)
El modo ECC necesita 8 bits ECC para datos 64-bit. Una vez se accede memoria, bits ECC son
puesto al día y son comprobado por un especial algoritmo. El algoritmo ECC tiene el habilidad a
descubrir error doble-bit automaticamente y correge error unico-bit mientras modo paridad puede
solo descubrir error unico-bit.
D
E
(
M
o
d
o
D
M
A
D
E
(
M
o
d
o
D
M
A
i
f
i
c
a
r
y
D
e
s
c
i
f
i
f
i
c
a
r
y
D
e
s
c
i
f
l
o
d
e
M
e
m
o
r
i
a
l
o
d
e
M
e
m
o
r
i
a
)
)
r
a
r
)
r
a
r
)
D
o
b
l
e
e
n
L
í
n
e
D
o
b
l
e
e
n
L
í
n
e
152
M
a
n
u
a
l
e
n
M
a
n
u
a
l
e
n
a
)
a
)
L
i
n
e
a
L
i
n
e
a