Descripciones de Alfileres del Procesador de Imagen (continuado)
Nombre Alfiler(es)
DRO0
Y12
DRO1
W11
DRO2
Y11
DRO3
U10
DRO4
V10
DRO5
W10
DRO6
Y10
DRO7
W9
DGO0
Y9
DGO1
W8
DGO2
V8
DGO3
U8
DGO4
Y8
DGO5
Y7
DGO6
W7
DGO7
Y5
DBO0
V6
DBO1
U6
DBO2
W5
DBO3
Y4
DBO4
V5
DBO5
Y3
DBO6
V4
DBO7
Y2
WR
M4
RD
M3
ROMOE
M1
ROMWE
L2
BHEN
N2
RAMOE
L1
RAMWE
K2
CS0
M2
CS1
N1
EXTINT
E2
NMI
D1
Tipo
O
O
O
Visualiza datos rojo impar salida sub-pixel en modo salida de doble pixel.
O
No se utiliza en modo salida de solo pixel
O
O
O
O
O
O
O
Visualiza datos verde impar salida sub-pixel en modo salida de doble pixel.
O
No se utiliza en modo salida de solo pixel
O
O
O
O
O
O
O
Visualiza datos azul impar salida sub-pixel en modo salida de doble pixel.
O
No se utiliza en modo salida de solo pixel
O
O
O
O
Interfaz de microprocesador
Escribir Activa. Bajo indica escritura a RAM externo o otros aparatos.
O
Leer Activa. Bajo indica lectura a RAM externo o otros aparatos.
O
ROM Salida Activa. Salida baja activa indica una lectura desde ROM externo.
O
ROM Escribir Activa. Bajo activo indica una escritura al ROM externo.
O
Alto-byte activa. Bajo indica byte superior de datos está válido.
O
RAM Salida Activa. Salida baja activa indica una lectura desde RAM externo.
O
RAM Escribir Activa. Bajo activo indica una escritura al RAM externo.
O
Variado Chip Selección 0. Salida baja activa selecciona aparatos externos. Cada
Chip Selección descodifica un bloque 256-byte de espacio dirección de CPU (lugar
O
de bloque es programable )
Variado Chip Selección 1. Salida baja activa selecciona aparatos externos. Cada
Chip Selección descodifica un bloque 256-byte de espacio dirección de CPU (lugar
O
de bloque es programable )
Interrupción externa pide 0. Puede ser programado a nivel o borde sensitivo. Este
ID
alfiler se convierte en entrada TDI de CPU cuando el depurador JTAG se active.
Interrupción no-máscara. Una entrada alta provoca una interrupción no-máscara al
ID
microprocesador en-chip.
TELEVISOR PDP
Función
MANUAL DE REPARACIONES
35