Ejemplo
En la figura siguiente se muestra al cabo de cuántos ciclos de conversión queda totalmente
aplicado el valor analógico tras un salto de escalón unitario, en función del filtrado ajustado.
Esta figura vale para cualquier cambio de señal en la entrada analógica.
①
②
③
Ejemplo: Influencia del filtrado en el tiempo de reacción máximo si se ha parametrizado "1oo2
evaluation (máx. SIL3/Cat. 4/PL e)" en caso de fallo
En caso de fallo (One Fault Delay Time, OFDT), si se ha parametrizado "1oo2 evaluation
(2v2) (máx. SIL3/Cat. 4/PL e)", el tiempo de reacción máximo se calcula con la siguiente
fórmula:
tiempo de reacción máx. (con error de discrepancia) = 2 × tiempo de ciclo conversión ×
filtrado + tiempo de discrepancia + 2 × tiempo de ciclo conversión
En este ejemplo, se conecta a una resistencia interna y se parametriza (activa) un par de
canales; supresión de frecuencias perturbadoras 50 Hz, filtrado = 16 ciclos de conversión,
tiempo de discrepancia = 2000 ms, tiempo de ciclo de conversión calculado con la fórmula
del capítulo Tiempos de reacción (Página 68):
Tiempo de reacción máx. (con error de discrepancia) = 2 × 70 ms × 16 + 2000 ms +
2 × 70 ms = 4380 ms
En caso de discrepancia de los dos canales de entrada, pueden transcurrir 4380 ms hasta
que el módulo F detecte un error de discrepancia. Este se notificará entonces a la CPU F.
Una vez transcurrido el tiempo de discrepancia, se notifica un error de discrepancia y el
valor de proceso cambia a 7FFF
1200/1500. En la MIPE se proporciona el valor sustitutivo 0 para el programa de seguridad.
Módulo de entradas analógicas F-AI 4xU 0..10V HF (6ES7136-6AB00-0CA1)
Manual de producto, 02/2020, A5E46839124-AA
Filtrado 4 ciclos de conversión
Filtrado 16 ciclos de conversión
Filtrado 64 ciclos de conversión
en las CPU F S7-300/400 o a 0 en las CPU F S7-
H
Parámetros y espacio de direcciones
4.3 Explicación de los parámetros
37