Apéndice B
Interconexiones de la tarjeta de circuitos
Esquema 1 de interconexiones del tablero de control
Internal Stirring
Fan
1
2
3
DPI
4
5
Mini-DIN
6
CAN LO
7
8
4,17
5,18
Shield
SHIELD
HIM
23
CAN LO
10
1,3
I_24V_RET
P12
2,4
5,6
7,8
9,10
11,12
13,14
15,16
17,18
19,20
21
/MR_CNTR
Fiber
22
CNTR_CLK
Interface
23
RxD11+
24
TxD11+
Board
25
26
27,28
29
SPI_STS_CLK
30
/SPI_STS_SHFT_LD
31
SPI_FLT_DO
3
2
SPI_STS_DI
33
SPI_FLT_LATCH
34
FO_EE_CLK
35
SPI_FLT_CLK
36
FO_EE_DATA
3
7
3 ,
8
39
40
41
42
43,44
45
46
47
48
49,50
51
52
53
54
5
5
5 ,
6
57
58
59
60
61,62
63
64
65
66
67,68
MCB_TST_P3.3V_SW
45
46
FIB_P3.3V
47
MCB_TST_P3V3_FDBK
48
SPARE
39
40
41
42
43,44
45
46
47
48
49,50
39
40
41
42
91,92
RxD10+
93
94
95
96
97,98
218
J16
CAN HI
1
DGND
2
DGND
3
+12V
4
J11
DGND
5
6
J4
+12V
7
DGND
8
+12V
1
DGND
2
J6
3
4
5
CAN HI
1,3
J5
+I_24V
2,4
DGND
5,6
DGND
7,8
+12V
9,10
+12V
11,12
+12V
13,14
DGND
15,16
-12V
17,18
DGND
19,20
21
Main
22
23
Control
24
RxD11-
25
TxD11-
18
DGND
27,28
29
30
31
3
2
33
34
35
36
DGND
3
7
3 ,
8
RxD1+
39
TxD1+
40
RxD1-
41
TxD1-
42
DGND
43,44
RxD2+
45
TxD2-
46
RxD2-
47
TxD2+
48
DGND
49,50
RxD3+
51
TxD3+
52
RxD3-
53
TxD3-
54
DGND
5
5
5 ,
6
RxD4+
57
TxD4-
58
RxD4-
59
TxD4+
60
DGND
61,62
RxD5+
63
TxD5+
64
RxD5-
65
TxD5-
66
DGND
67,68
45
46
47
48
RxD7+
39
TxD7+
40
RxD7-
41
TxD7-
42
DGND
43,44
RxD8+
45
TxD8+
46
RxD8-
47
TxD8-
48
DGND
49,50
RxD9+
39
TxD9+
40
RxD9-
41
TxD9-
42
DGND
91,92
93
TxD10+
94
RxD10-
95
TxD10-
96
DGND
97,98
Rockwell Automation Publicación 750-TG001A-ES-P – Septiembre 2010
+I_24V
2,4
J1
I_24V _RET
1,3
DGND
5,6
+12V
7,8,9,10
11,12
DGND
-12V
13,14
J2, J3, J4
DGND
15,16
SAFE VCC
18
/FLT STS
17
HLTH STS
20
19
/SAFE ENA
/HOST_ENA
22
SAFE VCC STS
21
C EVNT
24
23
/RESET
IEEE_INT
26
/PWRDWN
25
S EVNT
28
BUS4
27
BUS5
30
BUS6
29
DGND
32,31
S3DIN1
34
Backplane
S3DOUT1
33
36
S3CLK1+
35
S3CLK1-
S3DIN2
38
S3DOUT2
37
S3CLK2+
40
S3CLK2-
39
42,41
DGND
S2DIN1
44
S2DOUT1
43
S2CLK1+
46
45
S2CLK1-
48
S2DIN2
S2DOUT2
47
S2CLK2+
50
S2CLK2-
49
DGND
52,51
54
S1DIN1
53
S1DOUT1
S1CLK1+
56
55
S1CLK1-
58
S1DIN2
57
S1DOUT2
S1CLK2+
60
S1CLK2-
59
SLOT0
62
/AUX OK
61
CAN HI
64
CAN LO
63
1
Shield
2
I_24V_RET
J5
3
+I_24V
4
+12V
5
-12V
6
DGND
7
/AUX_OK
+I_24V
2,4
I_24V_RET
1,3
5,6
DGND
7,8,9,10
+12V
11,12
DGND
J1
13,14
-12V
15,16
DGND
18
SAFE VCC
17
/FLT STS
20
HLTH STS
19
/SAFE ENA
22
/HOST ENA
21
SAFE VCC STS
24
C EVNT
23
/RESET
26
IEEE_INT
25
/PWRDWN
28
S EVNT
27
BUS4
30
BUS5
29
BUS6
32,31
DGND
34
SxDIN1
33
SxDOUT1
36
SxCLK1+
35
SxCLK1-
38
SxDIN2
37
SxDOUT2
40
SxCLK2+
39
SxCLK2-
42,41
DGND
44
FDBK PA+
43
FDBK PA-
46
FDBK PB+
45
FDBK PB-
48
FDBK SA+
47
FDBK SA-
50
FDBK SB+
49
FDBK SB-
52,51
DGND
54
SLOT0
53
PWR_ENC_1
56
SLOT 1
55
PWR_ENC_2
58
MAC GND
57
/AUX OK
60
MAC VCC
59
MAC ID 1
62
MAC ID3
61
MAC ID 2
64
CAN HI
63
CAN LO
All faceplate plug/
header interfaces
should have TBx
reference designators
Option
Modules