Descripción
El 1.er y 2.º byte de estado tiene la siguiente estructura:
Tabla 7-1
Con bit 7 = 1: Error de comunicación
Bit 6 = 1
Bit 5 = 1
Bit 4 = 1
Bit 3 = 1
Bit 2 = 0
Bit 1 = 1
Bit 0 = 0
con bit 7 = 0: bit 0 a 6 específico conforme al telegrama de respuesta
Tabla 7-2
Bit 7 = 1
Bit 6 = 1
Bit 5 = 1
Bit 4 = 1
Bit 3 = 1
Bit 2 = 1
Bit 1 = 1
Bit 0 = 1
7.3
Comunicación
7.3.1
Indicaciones sobre la comunicación
A continuación se hace referencia a la comunicación con HART.
Comunicación HART
Si está habilitado el modo HART, el módulo analógico envía por sí mismo comandos HART a los
aparatos de campo conectados. Esto se realiza por canal alternando siempre con los comandos
HART externos que puedan llegar a través de la interfaz de comandos del módulo.
• Comando HART (Página 44)
• Interfaz de comandos HART (Página 73)
El módulo de periferia se utiliza en el modo de funcionamiento siguiente:
Funcionamiento paralelo (Página 46)
AI 16xI 2-wire HART HA
Manual de producto, 09/2021, A5E39409018-AD
1.er byte de estado
Error de paridad
Desbordamiento
Error de frame (framing)
Error de suma de verificación
reservado
Desbordamiento del búfer de recepción
reservado
2.º byte de estado
Fallo del aparato
Configuración modificada
Arranque (cold start)
Más información de estado disponible
Intensidad de salida analógica fija
Intensidad de salida analógica saturada
Variable secundaria fuera de rango
Variable principal fuera de rango
Función HART
7.3 Comunicación
43