Número de trama
11
12
13
14
15
16
17
18
19
20
21
22
23
24
FAS
Señal de alineación de trama (F1 – F6)
DL
Bits M del enlace de datos (M1 – M12)
CRC
Verificación por redundancia cíclica (C1 – C6)
Señal de alineación de trama (FAS) de la supertrama ampliada (ESF)
La FAS de la ESF se utiliza para ubicar la posición de las 24 tramas y los bits de tara. Los valores de
los bits de la FAS son los siguientes:
F1 = 0, F2 = 0, F3 = 1, F4 = 0, F5 = 1, F6 = 1.
Verificación por redundancia cíclica (CRC) de la ESF
El campo CRC contiene los bits de verificación CRC-6 calculados sobre las ESF anteriores. El
tamaño del bloque de mensaje de CRC (CMB, CRC message block) es de 4632 bits. Antes del
cálculo, los 24 bits de tara de la trama están puestos a "1". La información de las restantes posiciones
de bits no se modifica. La secuencia de bits de verificación C1-C6 es el resto que queda después de
una multiplicación por x
C1 es el MSB del resto. El valor inicial del resto está prefijado a todos cero.
Bits M del enlace de datos de la ESF
Los bits M de la SL-ESF sirven para la asignación de la temporización de los intervalos
(véase A.5.4).
A.5.3.1.3
Estructura de la cabida útil
La estructura de la cabida útil de la trama SL-ESF proporciona un contenedor conocido para definir
la ubicación de las células ATM y los correspondientes valores de paridad Reed Solomon (RS). En
el cuadro A.8 se muestra la estructura de la cabida útil SL-ESF.
34
UIT-T J.116 (05/2000)
Cuadro A.7/J.116 − − − − Tara de la trama (fin)
Número de bit
Bit de tara
1930
2123
2316
2509
2702
2895
3088
3281
3474
3667
3860
4053
4246
4439
6
y una posterior división por el polinomio generador x
M6
F3 = 1
M7
C4
M8
F4 = 0
M9
C5
M10
F5 = 1
M11
C6
M12
F6 = 1
Datos (192 bits)
6
+ x + 1 del CMB.