Descargar Imprimir esta página

Intesc AVANXE Manual De Referencia página 8

Publicidad

NOMBRE
PIN EXPANSIÓN
IO34
IO35
IO36
IO37
IO38
IO39/GCLK
IO40
IO41
IO42
PSoC
* Ver sección del PSoC
CONECTOR P6
NOMBRE
PIN EXPNASIÓN
5V
5V
3.3V
3.3V
GND
GND
IO0
IO1
IO2
IO3/GCLK
IO4
IO5/GCLK
IO6
IO7/GCLK
IO8
Manual de Referencia de AVANXE Rev F – 19 Abril de 2016
PIN FPGA
4
D8
5
D9
6
A8
7
F10
8
C11
9
B10
10
A13
11
E16
12
G16
13-20
NA*
PIN FPGA
1
-
2
-
3
-
4
-
5
-
6
-
7
A6
8
C7
9
B8
10
C9
11
F9
12
A9
13
D11
14
E10
15
C13
NOMBRE
PIN EXPNASIÓN
IO9
IO10
IO11
IO12
IO13
IO14
IO15
IO16
IO17
IO18/GCLK
IO19
IO20
IO21
IO22
IO23
IO24
IO25
IO26
IO27
IO28
IO29
IO30
IO31
IO32
IO33
En nuestro sitio web se pueden encontrar
diferentes ejemplos de códigos de Hardware en
VHDL para usar los diferentes recursos con los que
PIN FPGA
16
D12
17
B12
18
A11
19
E15
20
A14
21
F16
22
F15
23
H16
24
H14
25
J16
26
H15
27
K16
28
J14
29
L16
30
K15
31
G12
32
H13
33
H11
34
G11
35
J13
36
J11
37
J12
38
K14
39
K11
40
L14

Publicidad

loading