142 Chipper Check™
Un segundo punto importante de la lista de los códigos de error es como fueron generados y
como fueron verificados. Cuando el Chipper Check™ o el sistema de control envía
información al dispositivo IIC y están en la forma de palabras completas. Muchos
dispositivos IIC reconocen la recepción de datos enviando el mismo dato de regreso al
micro a través de una dirección de envío "mas uno". Esto se conoce como verificación de
paridad.
Por ejemplo, en el chasis CTC179, los datos de la EEPROM enviados al T2, registro 09 en
binario deberán verse como esto: 1011 1010 0000 1001. El primer byte contiene la
dirección T2, 1011 1010 (BAh). El siguiente es la dirección del registro dentro del T2, 0000
1001 (09h). Esto sería seguido por el byte de datos verdadero, en nuestro ejemplo sería el
1010 0111. Cuando el T-Chip reconoce que ha recibido un nuevo dato por el registro,
cambia la dirección BA, incrementándolo por 1 para que sea BB. La dirección del registro
del T-Chip y los datos permanecen sin cambio. El sistema de control compara los datos
salientes con los que están regresando por estas dos direcciones. Si los dos son iguales
continúa con su operación normal, si no, un código de error es capturado.
IC Address
Write 1011 1010
Parity Check
0000 0001
(+1 to IC Address)
Read 1011 1011
El chasis puede o no ir a la rutina de "salvamento de información" dependiendo de que error
fue capturado. Esto puede también causar errores no identificables generados en el menú de
servicio. Dependiendo del software el código de error podría ser capturado como una
dirección saliente ó direcciones de paridad. En este caso, la dirección del T-Chip es BA, el
cuál está capturado en los códigos de error en formato decimal o 186. La dirección
retornada es BB o el decimal 187. Cualquiera de estos dos errores puede aparecer en la los
códigos de error, pero deberán ser tomados como significado de que hubo error de
comunicación con el T-Chip.
System
Control
Register
Data
0000 1001
1101 0011
0000 1001
1101 0011
Data for T-Chip, Register 9
1011 1010 0000 1001
(BA 09h)
Data
Write
1010 0111
Read
T-Chip
Address 1011 1010 (BAh)
Data
Register
01 (0000 0001)
1010 0001
02 (0000 0010)
0110 1000
03
(0000 0011)
1100 1100
04
(0000 0100)
1001 1101
05
(0000 0101)
1110 1110
06
(0000 0110)
1111 0001
07
(0000 0111)
1101 0011
08
(0000 1000)
1011 1000
09
(0000 1001)
1010 0111
10
(0000 1010)
1001 1001
11
(0000 1011)
0110 1101
12
(0000 1100)
0001 1111
13
(0000 1101)
1000 0101
14
(0000 1110)
1010 0000
15
(0000 1111)
1110 1000