84 Sintonizador
U17301
MEZC/OSC
VHF RF
MEZC/OSC
BS1(U/V)
U17401
Figura 5-10, Filtro Sintonizado doble de VHF
La figura 5-10 es un diagrama simplificado del filtro sintonizado doble de VHF en el sintonizador
del CTC203. Los voltajes PRI (terminal 7), SEC (terminal 8) y BS1/2 (terminal 17) provenientes del
U17401 son aplicados al filtro para sintonizarlo. La señal filtrada es aplicada a las entradas del
U17301.
El U17401 contiene una sección de PLL y una sección de CDA (Convertidores digitales a
analógicos) y son controlados por el microprocesador U13101, a través del bus Run IIC. La sección
de PLL contiene toda la información requerida para controlar los VCOs (Osciladores Controlados
por Voltajes) de UHF y VHF en el U17301. El PLL genera el voltaje de sintonía (terminal 5) y
señales de control adicional. La sección de D a A (digitales a analógicos) genera tres voltajes de
varactores, ST (terminal 6), PRI (terminal 7) y SEC (terminal 8), para alimentar todos los varactores
del sintonizador, los cuáles están optimizados individualmente con voltajes de control para las
frecuencias que están siendo sintonizadas. Los tres convertidores D a A poseen una resolución de 6
bits (5 bits mas el signo). Los voltajes de salida analógicos son de CD. Los convertidores están
preamplificados en las salidas análogas por amplificadores operacionales con un rango de voltaje de
salida que es igual que es igual al rango de voltaje de sintonía (alrededor de 0 a 30V) Los voltajes de
salida de los convertidores D a A son iguales al voltaje de sintonía mas una compensación negativa
o positiva de hasta 31 pasos. Los amplificadores operacionales están arreglados tal que una
compensación positiva o negativa pueda ser generada del voltaje de sintonía. Durante el
alineamiento automático primero permite el amarre del PLL a una frecuencia apropiada y luego
busca optimizar los otros voltajes del varactor.