26.7 SteadyClock
La tecnología SteadyClock de Babyface garantiza un rendimiento superior en todos los modos
de reloj. Gracias a la eficaz función de eliminación de jitter, la conversión AD/DA opera siempre
con los niveles sonoros más altos y no depende en absoluto de la calidad de la señal de reloj
entrante.
SteadyClock
fue
diseñado
originalmente para obtener un reloj
estable y limpio a partir de la señal de
datos MADI (con un alto valor de jitter)
(el reloj MADI incrustado muestra
unos 80 ns de jitter). Utilizando las
señales de entrada SPDIF y ADAT de
Babyface, es más que probable que
nunca experimente estos valores de
jitter tan elevados. Pero SteadyClock
no sólo está preparado para afrontar
estos valores, sino que además
puede manejarlos en tiempo real.
Los valores de jitter de las interfaces
en la práctica son inferiores a 10 ns
(un valor muy bueno sería < 2 ns).
La captura de pantalla muestra una señal SPDIF con un jitter muy elevado, de unos 50 ns
(gráfica superior, amarillo). SteadyClock convierte esta señal en un reloj con un valor inferior a
2 ns de jitter (gráfica inferior, azul). La señal procesada por SteadyClock no sólo se utiliza
internamente, sino que también se usa para sincronizar la salida digital. Por lo tanto, es posible
usar la señal refrescada y libre de jitter como reloj de referencia con total seguridad.
Guía del usuario de Babyface © RME
72