Ametek Sorensen XEL Serie Manual De Instrucciones página 173

Fuentes de alimentación de cc lineal de precisión
Tabla de contenido

Publicidad

Idiomas disponibles
  • MX

Idiomas disponibles

Query Error Register - Standard GPIB IEEE 488.2 Gestione degli errori
L'errore IEEE 488.2
UNTERMINATED
modo seguente. L'errore
dialogare con il codice di formattazione risposta inattivo e la coda dati d'ingresso vuota. Questo
comporta l'impostazione di un Query Error (errore di domanda) nello Standard Event Status
Register (registro eventi ordinari), l'inserimento del valore 3 nel registro del Query Error e il
ripristino dell'analizzatore sintattico. Per ulteriori ragguagli, vedi la sezione Segnalazione stati.
L'errore IEEE 488.2
INTERRUPTED
formattazione risposte è in attesa d'inviare un messaggio di risposta e l'analizzatore sintattico
legge il codice <
PROGRAM MESSAGE TERMINATOR
coda dei messaggi in entrata contiene più di un messaggio END (fine), lo strumento riceve il
codice
e viene generato un errore.
INTERRUPTED
Questo comporta l'impostazione di un Query Error nello Standard Event Status Register,
l'inserimento del valore 1 nel registro Query Error e il ripristino del codice di formattazione
risposte, svuotando così la coda dei dati in uscita. Per ulteriori ragguagli, vedi la sezione
Segnalazione stati.
L'errore IEEE 488.2
DEADLOCK
di formattazione risposte sia in attesa di inviare un messaggio di risposta e la coda dei dati in
entrata è piena, lo strumento entra nello stato
comporta l'impostazione del bit Query Error nello Standard Event Status Register, l'inserimento
del valore 2 nel Query Error Register e il ripristino del codice di formattazione risposta, che
svuota la coda dei dati in uscita. L'analizzatore sintattico comincia ad analizzare la sintassi della
<PROGRAM MESSAGE UNIT>
dati in entrata. Per ulteriori ragguagli, vedi la sezione Segnalazione stati.
Interrogazione ciclica in parallelo GPIB
Il presente strumento è dotato di tutte le funzioni di interrogazione ciclica in parallelo. il Parallel
Poll Enable register (registro abilitazione interrogazione ciclica in parallelo) viene impostato per
indicare quali bit nel Status Byte Register (registro stato byte) si devono utilizzare per formulare il
messaggio locale ist. Il Parallel Poll Enable Register viene impostato dal comando *PRE <nrf>
e letto dal comando *PRE? Il valore nel Parallel Poll Enable Register viene aggiunto allo Status
Byte Register in configurazione AND; se il risultato è zero, il valore di ist è zero, altrimenti il valore
di ist è 1.
Lo strumento deve anche essere configurato di modo che il valore di ist può essere ritornato al
controller durante l'operazione d'interrogazione ciclica parallela. Il controller configura lo
strumento inviando il comando Parallel Poll Configure (PPC) (configura interrogazione ciclica
parallela) seguito dal comando Parallel Poll enable (PPE) (abilita interrogazione ciclica). I bit nel
comando PPE sono riportati di seguito:
bit 7 =
X
bit 6 =
1
bit 5 =
1
bit 4 =
0
bit 3 =
significato
bit 2 =
?
bit 1 =
?
bit 0 =
?
(invito al dialogo senza dati da inviare) viene gestito nel
viene generato quando lo strumento è invitato a
UNTERMINATED
(interruzione) viene gestito nel modo seguente. Se il codice di
> (codice finale messaggio programma) o la
(blocco dati) viene gestito nel modo seguente. Qualora il codice
DEADLOCK
(elemento di messaggio del programma) successivo dalla coda dei
non importa
abilitazione dell'interrogazione ciclica parallela
significato della risposta bit 0 = basso, 1 = alto
posizione bit della risposta
e viene generato un errore. Questo
173

Publicidad

Tabla de contenido
loading

Tabla de contenido