Procesado De La Señal De Vídeo; Procesador De Vídeo; Versiones De Procesador De Vídeo; Descripción Del Circuito - Sanyo EB5-Z Serie Manual De Servicio

Tabla de contenido

Publicidad

Manual de Servicio CHASIS 2116 (Serie EB5-Z)
Procesado de la señal de vídeo
Procesador de vídeo
El procesador de vídeo es IC400. Dentro de IC400 se encuentran los siguientes bloques:
· F.I. de vídeo
· F.I. de sonido QSS (Quasi Split Sound)
· Sincronización horizontal y vertical
· Procesador de geometría
· Filtros y conmutadores de vídeo
· Descodificador de color
· Procesado de RGB (dentro del cual se encuentra el Pack I3)
Versiones de procesador de vídeo
Las versiones posibles de procesador de vídeo son:
TDA8874: Utilizado en modelos sin pack i3
TDA8879: Utilizado en modelos con pack i3
Descripción del circuito
El circuito de rotación es el formado por IC1250 y su periferia.
La salida tipo DAC de IC100 (señal ROTATION, pin 4) es filtrada por R139 y C111, y llevada a IC1250, donde se amplifica.
IC1250 está configurado con salida en puente, de modo que la bobina de rotación está conectada entre los pines 1 y 7. De
este modo, dependiendo de la posición del ajuste de rotación circula una corriente continua en un sentido o en otro por la bobi-
na de rotación, siendo el efecto de rotación sobre la imagen proporcional a dicha corriente.
La eficacia del circuito de rotación es limitada, pudiendo variar sólo algunos grados, los suficientes para compensar el efecto
del campo magnético terrestre.
F.I de vídeo
En el bloque de F.I. de vídeo se encuentran las siguientes secciones:
· Amplificador de F.I.
· Demodulador PLL y VCO
· Buffer de vídeo
· AGC
· AGC del Sintonizador
· AFC
· Identificación de vídeo.
La señal proveniente de la salida del sintonizador (TU250) es aplicada vía preamplificador de F.I. (Q255 y periferia) al filtro de
onda superficial SF200, el cual sólo deja pasar la portadora y la información de vídeo. La salida de SF200 es aplicada al ampli-
ficador de F.I., el cual tiene entradas simétricas.
La señal de F.I. es demodulada con la ayuda de un detector PLL. El PLL es utilizado para generar una señal de referencia que
está en fase con la portadora de vídeo. La demodulación se consigue multiplicando esta referencia con la señal de F.I. El
demodulador puede manejar vídeo positivo (caso de SECAM L) y vídeo negativo (el resto de los sistemas de TV).
El VCO no necesita ajuste ni bobina externa. La selección de la frecuencia la efectúa el microprocesador por medio del bus
I2C. Los componentes que tienen relación con el PLL son los conectados al pin 5 (PLLLF).
El buffer de vídeo adapta los niveles e impedancia de salida para que la señal pueda ser tratada posteriormente. El vídeo
demodulado sale por el pin 6 (IFVO) y tiene un nivel típico de 2.5Vpp.
El AGC controla la ganancia del amplificador de F.I. de modo que se mantiene constante la amplitud de vídeo. El vídeo demo-
dulado es llevado a un detector de AGC, el cual controla directamente la ganancia de las etapas de F.I.
El AGC del Sintonizador reduce su ganancia en caso de recibir señales fuertes de R.F. El punto en el cual se inicia la reduc-
ción de ganancia del Sintonizador es programable vía I2C (AGC en menú de servicio).
La información del AFC está disponible en dos bits que son accesibles para el microprocesador vía I2C. Esta información es
utilizada en la sintonización y seguimiento de emisoras.
La sección de Identificación de vídeo gobierna un bit que es accesible para el microprocesador vía I2C. Esta información es
utilizada en la sintonización de emisoras, así como en la gestión de mutes.
25

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

2116

Tabla de contenido