4.7.
Procesado de la señal de vídeo
4.7.1.
Procesador de vídeo
El procesador de vídeo es IC400.
Dentro de IC400 se encuentran los siguientes bloques:
•
F.I. de vídeo
•
F.I. de sonido QSS (Quasi Split Sound)
•
Sincronización horizontal y vertical
•
Procesador de geometría
•
Filtros y conmutadores de vídeo
•
Descodificador de color
•
Procesado de RGB (dentro del cual se encuentra el Pack I
4.7.1.1.
Versiones de procesador de vídeo
Las versiones posibles de procesador de vídeo son:
TDA8874: Utilizado en modelos sin pack i
TDA8879: Utilizado en modelos con pack i
4.7.1.2.
F.I de vídeo
En el bloque de F.I. de vídeo se encuentran las siguientes secciones:
•
Amplificador de F.I.
•
Demodulador PLL y VCO
•
Buffer de vídeo
•
AGC
•
AGC del Sintonizador
•
AFC
•
Identificación de vídeo.
La señal proveniente de la salida del sintonizador (TU250) es aplicada al filtro de onda superficial SF200, el cual
sólo deja pasar la portadora y la información de vídeo. La salida de SF200 es aplicada al amplificador de F.I., el
cual tiene entradas simétricas.
La señal de F.I. es demodulada con la ayuda de un detector PLL. El PLL es utilizado para generar una señal de
referencia que está en fase con la portadora de vídeo. La demodulación se consigue multiplicando esta
referencia con la señal de F.I. El demodulador puede manejar vídeo positivo (caso de SECAM L) y vídeo
negativo (el resto de los sistemas de TV).
El VCO no necesita ajuste ni bobina externa. La selección de la frecuencia la efectúa el microprocesador por
2
medio del bus I
C. Los componentes que tienen relación con el PLL son los conectados al pin 5 (PLLLF).
El buffer de vídeo adapta los niveles e impedancia de salida para que la señal pueda ser tratada posteriormente.
El vídeo demodulado sale por el pin 6 (IFVO) y tiene un nivel típico de 2.5Vpp.
El AGC controla la ganancia del amplificador de F.I. de modo que se mantiene constante la amplitud de vídeo.
El vídeo demodulado es llevado a un detector de AGC, el cual controla directamente la ganancia de las etapas
de F.I.
El AGC del Sintonizador reduce su ganancia en caso de recibir señales fuertes de R.F. El punto en el cual se
inicia la reducción de ganancia del Sintonizador es programable vía I
La información del AFC está disponible en dos bits que son accesibles para el microprocesador vía I
información es utilizada en la sintonización y seguimiento de emisoras.
La sección de Identificación de vídeo gobierna un bit que es accesible para el microprocesador vía I
información es utilizada en la sintonización de emisoras, así como en la gestión de mutes.
4.7.1.3.
Sincronización horizontal y vertical
En el bloque de sincronización se encuentran las siguientes secciones:
•
Separador de sincronismo horizontal
•
Oscilador horizontal
•
Detector PHI-1
•
Detector PHI-2 y generador de Sandcastle
•
Salida horizontal
•
Detector de coincidencia
•
Separador de sincronismo vertical
•
Divisor vertical basado en contador
La entrada al separador de sincronismo horizontal es la señal de vídeo seleccionada (el vídeo que hay en
pantalla). El separador de sincronismo recorta en la mitad del pulso de sincronismo. El nivel de continua es
fijado a la entrada de vídeo. El nivel de negro es almacenado internamente.
El oscilador horizontal es interno, no hay componentes externos que tengan relación con el mismo. El ajuste de
su frecuencia nominal está hecho con un circuito de calibración interno que utiliza como referencia el cristal de
cuarzo de 12MHz conectado al los pines 35 y 36 (X400). Una vez calibrado, el oscilador es gobernado por el
3
)
3
3
19/48
Manual de Servicio CHASIS 2114(Serie EB5-C)
2
C (AGC en menú de servicio).
2
C. Esta
2
C. Esta