SICK deTec4 Instrucciones De Uso página 60

Cortina fotoeléctrica de seguridad
Ocultar thumbs Ver también para deTec4:
Tabla de contenido

Publicidad

4
DISEÑO
Pieza en T, relé de seguridad UE48-2OS con bloqueo de rearranque y control de contactor (EDM)
+24 V
s
1
+24 V
2
In2
4
In1
3
0 V
5
Com1
deTec4 Prime
0 V
§
PELV
Figura 33: Ejemplo de circuito: 5 polos, pieza en T, UE48-2OS con bloqueo de rearranque y control de contactor (EDM)
60
I N S T R U C C I O N E S D E U S O | deTec4
1)
Circuitos de salida. Estos circuitos deben integrarse en el control de modo que, con el cir‐
cuito de salida abierto, el estado con potencial de riesgo haya desaparecido. En las cate‐
gorías 4 y 3, esta integración debe efectuarse mediante dos canales (rutas x e y). La inte‐
gración monocanal en el control (ruta z) solo es posible con un sistema de control mono‐
canal y teniendo en cuenta el análisis de riesgos.
2)
Para poder disponer de indicador de estado en ambos lados, las conexiones Com1 del
transmisor y del receptor deben conectarse entre sí en el armario de distribución (opcio‐
nal).
Muy baja tensión de protección de seguridad SELV/PELV.
3)
Tarea
Conexión de una cortina fotoeléctrica de seguridad deTec4 a un relé de seguridad
UE10-3OS. Modo de funcionamiento: con bloqueo de rearranque, control de con‐
tactor (EDM) y salida de aviso.
Funcionamiento
Con el campo de protección libre y la posición de reposo del UE10-3OS sin fallos,
el indicador de campo y la lámpara H2 se iluminan. El sistema está preparado.
Accionando S1 (la tecla se acciona y se suelta), se habilita el sistema. Las salidas
conmutadas OSSD1 y OSSD2 conducen tensión, el relé UE10-3OS se conecta.
Cuando se interrumpe el campo de protección, las salidas OSSD1 y OSSD2 desco‐
nectan el UE10-3OS.
Análisis de errores
Los cortocircuitos y cruces en las salidas conmutadas OSSD se detectan y provo‐
can un bloqueo (Lock Out). Se detecta el funcionamiento incorrecto del
UE10-3OS. La función de desconexión permanece habilitada. La manipulación
(p. ej., inmovilización) del botón S1 impide la liberación de los circuitos de salida.
1
2
4
3
5
r
1
+24 V
2
OSSD1
4
OSSD2
3
0 V
5
Com1
1
2
4
3
5
S1
S33
S11
k1
UE48-2OS2D2
S34
S35
k2
"
!
x
y
k1 k2
x
y
z
k1
k2
z
S12
S31
A1
13
23 31
S21
S22
A2
14
24 32
K1
K2
E132906/00/2015-04-07
8021647/11H4/2018-11-20 | SICK
Sujeto a cambio sin previo aviso

Publicidad

Tabla de contenido
loading

Tabla de contenido