Ethernet
10.6.2 Respuesta temporal
Diagrama de flujo
Recepción: el ordenador maestro quiere transmitir una orden de marcha a través del enlace de
transmisión óptica de datos hacia el PLC (vea figura 10.10).
Datos completos en la memoria
Inicio de la transmisión en serie hacia la placa madre,
los datos son enviados en forma óptica
µC Procesa-
miento
Datos transmitidos en serie a la placa madre y de forma óptica con
El ordenador maestro envía los
datos
Fig. 10.11:
Estructura de telegrama Ethernet típica
Descripción de los intervalos
Pos.
Descripción
Tiempo de procesamiento del DSP
para preparar datos para ser envia-
dos por medio de la interfaz óptica
Envío de datos a través de de la
interfaz óptica con 2Mbit/s
Retardo debido a la conversión
óptica y al tiempo de propagación
de luz
Procesamiento de datos por el DSP
desde la óptica hasta la escritura de
estos controlador Ethernet
Los datos se envían al PLC
60
2Mbit/s
Retardo total de un telegrama
Tiempo (estimado)
Aprox. 30µs
Cantidad de bits en
el telegrama • 550ns
1,2µs
Aprox. 30µs
Cantidad de bits en
el telegrama • 0,1µs
con 10Mbit/s (0,01µs
con 100Mbit/s)
DDLS 200
Final de la transmisión en serie
hacia la placa madre
Último bit recibido
por la óptica
Datos en el registro de emisión
del controlador Ethernet
DÜ
Tiempo de
µC
propagaci
Tiempo de
ón
propagaci
ón
Observación
Es posible que se retarde el pro-
cesamiento debido a telegramas
que son enviados justamente en
ese momento o que aún esta-
ban en la memoria.
Por cada metro del tramo óptico
2,2µs
se retarda la señal aprox. 3,3ns
Transmisión de telegrama
concluida
Se envía el telegrama
al PLC
Leuze electronic