C.3 Parámetros De Tiempo De Respuesta Para El Sm 1226 F-Dq 4 X 24 Vdc - Siemens SIMATIC S7-1200 Serie Manual De Producto

Ocultar thumbs Ver también para SIMATIC S7-1200 Serie:
Tabla de contenido

Publicidad

Tiempos de respuesta de seguridad
C.3 Parámetros de tiempo de respuesta para el SM 1226 F-DQ 4 x 24 VDC
C.3
Parámetros de tiempo de respuesta para el SM 1226 F-DQ 4 x 24
VDC
Tiempo de acuse máximo del dispositivo para el SM 1226 F-DQ 4 x 24 VDC
T
DAT_q
12,98 ms
Tiempo de respuesta máximo del SM 1226 F-DQ 4 x 24 VDC
T
WCDT_q
T
OFDT_q
Siendo:
T
WCDT_q
T
OFDT_q
T
rb
T
rb_swon
T
cycle_q
8 ms
El término "2 x T
de seguridad justo después de que empiece un ciclo. El F-DQ DC procesa la solicitud de
salida modificada y aplica datos nuevos a los interruptores de salida durante el próximo
ciclo.
Una vez el F-DQ DC ordena el cambio del interruptor de salida, la tensión real no debería
aplicarse a la carga hasta que haya finalizado el tiempo de relectura configurado. Si se está
ejecutando una prueba de patrón de bits, el nuevo valor de proceso no puede aplicarse a los
interruptores hasta que finaliza el tiempo de relectura aplicable.
Tiempo de desconexión mínimo admisible para el SM 1226 F-DQ 4 x 24 VDC
El F-DQ DC espera finalizar y confirmar cada transición de ON a OFF antes de recibir un
nuevo comando para pasar de OFF a ON. Un valor de proceso "0" presentado durante
menos tiempo que T
246
Tiempo de acuse del dispositivo: Es el tiempo máximo para que el mensaje PROFIsafe
del F-DQ DC incluya una respuesta en un nuevo número de vigilancia virtual. Este
valor se introduce en el RT_calculator para calcular el tiempo de vigilancia F.
= T
+ MAX (T
, T
rb
rb
rb_swon
= T
WCDT_q
Tiempo de respuesta máximo del F-DQ DC desde la recepción de un telegrama de
seguridad del programa de seguridad en la CPU de seguridad hasta la transición de
señal en la salida digital
Tiempo de retardo de un fallo: tiempo de respuesta máximo del F-DQ DC para desac-
tivar una salida tras la detección de un fallo de canal o módulo.
"Tiempo de relectura máximo" configurado para el canal
"Tiempo de relectura máximo para la prueba de activación del interruptor" configurado
para el canal
Tiempo de ciclo interno del F-DQ DC
" permite que se suministre un nuevo valor de proceso desde la CPU
cycle_q
puede causar la pasivación del canal.
WCDT_q
) + 2 x T
cycle_q
Manual de producto, V4.2, 09/2016, A5E38761897-AA
Manual de seguridad funcional S7-1200

Publicidad

Tabla de contenido
loading

Tabla de contenido