4.7.12.8
Ciclo de lectura
Prioridad de los puntos de datos
La lectura cíclica de los valores de puntos de datos de entrada desde sus variables PLC
asignadas en la CPU puede priorizarse.
No es necesario leer en cada ciclo de muestreo de la CPU los puntos de datos de entrada
menos importantes. En cambio, los puntos de datos de entrada importantes pueden
priorizarse para una actualización en cada ciclo de muestreo de la CPU.
En STEP 7 la priorización se realiza en la ficha "General" de la configuración de puntos de
datos, con el parámetro "Ciclo de lectura". Allí encontrará las dos opciones siguientes para
puntos de datos de entrada:
● Ciclo rápido
● Ciclo normal
Los puntos de datos se leen de acuerdo con el comportamiento descrito a continuación.
Estructura del ciclo de muestreo de la CPU
El ciclo (incluida la pausa) con el que el CP muestrea el área de memoria de la CPU consta
de las fases siguientes:
● Peticiones de lectura con prioridad alta
Los valores de puntos de datos de entrada con la prioridad de muestreo "alta" se leen en
todos los ciclos de muestreo.
● Peticiones de lectura de prioridad baja
Los valores de puntos de datos de entrada con la prioridad de muestreo "baja" se leen
proporcionalmente en todos los ciclos de muestreo.
El número de valores que se leen en cada ciclo se especifica para el CP con el
parámetro "Número máx. de peticiones de lectura" en el grupo de parámetros
"Comunicación con la CPU". Los valores que pasan de dicho valor y, por tanto, no se
leen en un ciclo, se leerán en el próximo ciclo o en otro ulterior.
● Peticiones de escritura
En cada ciclo se escriben en la CPU los valores de un número determinado de
peticiones de escritura espontáneas. El número de valores que se escriben en cada ciclo
se especifica para el CP con el parámetro "Número máx. de peticiones de escritura" en el
grupo de parámetros "Comunicación con la CPU". Los valores cuyo número excede este
valor se escriben en el próximo ciclo o en uno de los siguientes.
● Tiempo de pausa del ciclo
Es el tiempo de espera entre dos ciclos de muestreo. Sirve para reservar tiempo
suficiente para otros procesos que acceden a la CPU por medio del bus de fondo de la
estación.
CP 154xSP-1
Instrucciones de servicio, 02/2018, C79000-G8978-C426-04
Configuración
4.7 Telecontrol (CP 1542SP-1 IRC)
105