1Count24V/100kHz
2.6 Modos de contaje
Aclaraciones sobre los bits de respuesta
Tabla 2-6
Significado de los bits de respuesta
Bits de respuesta
Significado
ERR_24V
Cortocircuito en la alimentación del sensor
El bit de error ha de ser acusado por medio del bit de control EXTF_ACK (v. figura inferior).
Aviso de diagnóstico, si ha sido parametrizado.
ERR_DO1
Cortocircuito / rotura de hilo / sobretemperatura por sobrecarga en la salida DO1
El bit de error ha de ser acusado por medio del bit de control EXTF_ACK (v. figura inferior).
Aviso de diagnóstico, si ha sido parametrizado.
ERR_LOAD
Error de función de carga (v. figura inferior)
Los bits LOAD_VAL, LOAD_PREPARE, CMP_VAL1, CMP_VAL2 y C_DOPARAM no pueden ser
activados simultáneamente durante la transferencia. Esto tiene como consecuencia la activación del
bit de estado ERR_LOAD, similar a cargar un valor incorrecto (que no se acepta).
ERR_PARA
Error de parametrización ERR_PARA
RES_STS_A
Desactivación de los bits de estado en curso (v. figura inferior)
STS_C_DN
Estado de sentido descendente
STS_C_UP
Estado de sentido ascendente
STS_CMP1
Estado del comparador 1
El bit de estado STS_CMP1 indica que la salida está o ha sido activada. Debe acusarse con el bit de
control RES_STS. Si el bit de estado se acusa cuando la salida todavía está activada, el bit se
vuelve a activar inmediatamente. Este bit también se activa cuando se activa el bit de control
SET_DO1 sin estar habilitada DO1.
STS_CMP2
Estado del comparador 2
El bit de estado STS_CMP2 indica que la salida está o ha sido activada. Debe acusarse con el bit de
control RES_STS. Si el bit de estado se acusa cuando la salida todavía está activada, el bit se
vuelve a activar inmediatamente. Este bit también se activa cuando se activa el bit de control
SET_DO2 sin que esté habilitada DO2.
STS_DI
Estado de DI
El estado de la DI se indica en todos los modos de operación por medio del bit STS_DI en la interfaz
de respuesta.
STS_DO1
Estado de DO1
El bit de estado STS_DO1 muestra el estado de la salida digital DO1.
STS_DO2
Estado de DO2
El bit de estado STS_DO2 indica el estado de la salida digital virtual DO2.
STS_GATE
Estado de la puerta interna Contaje en curso
STS_LOAD
Función de carga en curso (v. figura inferior)
STS_ND
Paso por cero en el rango de contaje sin sentido principal de contaje. El bit debe ser desactivado por
medio del bit de control RES_STS.
STS_OFLW
Límite superior de contaje excedido
STS_UFLW
Límite inferior de contaje excedido
Ambos bits deben ser desactivados.
STS_SYN
Estado de la sincronización
Al terminar la sincronización se activa el bit STS_SYN. Debe ser desactivado mediante el bit de
control RES_STS.
60
Instrucciones de servicio, 04/2008, A5E00245159-06
Funciones tecnológicas