Dirección 5: Comportamiento De Las Salidas Cuando El Plc Se Detiene - Mitsubishi Electric MELSEC Serie Manual De Instrucciones

Controladores lógicos programables
Tabla de contenido

Publicidad

Memoria búfer
8.4.4
Dirección 5: Comportamiento de las salidas cuando el PLC se detiene
El contenido de la dirección 5 de la memoria búfer determina lo que se va a emitir en las salidas
del FX
3U
Cada uno de los cuatro canales de salida del FX
5 de memoria búfer.
Dirección de memoria
buffer 5
Comportamiento de las salidas
con una parada del PLC (dir. 5)
0
1
2
de 3 a F
Tab. 8-14: Posibilidades de ajuste para el comportamiento de las salidas en una
Ejemplo de configuración
1022
: En los canales 1 y 2 cuando se detiene el PLC se emiten los valores definidos por el
H
usuario, en el canal 3 se retiene el valor emitido en último lugar y en el canal 4 se emite el valor
offset para el modo de salida ajustado (por ej. 4 mA).
INDICACIÓN
Después de la modificación del contenido de la dirección 5 de la memoria se para la emisión
de valores analógicos y en la dirección 6 de la memoria búfer (estado de las salidas) se
escribe automáticamente el valor "0000
Cuando se acepta la modificación, en la dirección 6 de la memoria búfer se escribe el valor
"1111
Guardar datos en la EEPROM del FX
Los valores de la dirección 5 de la memoria búfer se escriben también en la EEPROM del
FX
-4DA. Por eso, inmediatamente después de transferir datos a la dirección de la memoria
3U
no desconecte la tensión de alimentación del PLC.
En la EEPROM se puede escribir hasta 10000 veces como máximo. Por eso, estos valores no
deben transferirse cíclicamente mediante el programa a la dirección 5 de la memoria búfer y,
con ello, a la EEPROM.
8 - 16
-4DA cuando el PLC se encuentra en el modo de servicio "PARADA".
Descripción
Seguirá emitiéndose el último valor que se hubiera emitido antes del paso al
modo de PARADA.
Se emite el valor de offset (en función del modo de salida ajustado de un canal)
Se emite un valor definido por el usuario. Este valor está guardado en
función del canal en las direcciones 32 a 35 de la memoria. Los rangos de
valores permitidos dependen del modo de salida ajustado de un canal.
No está permitido utilizar estos ajustes.
PARADA del PLC
" y la emisión de valores analógicos continúa
H
-4DA tiene asignados cuatro bits en la dirección
3U
Fig. 8-15:
Asignación de los grupos de 4 bits a los
H
distintos canales
Canal 1
Canal 2
Canal 3
Canal 4
".
H
-4DA
3U
FX
-4DA
3U
MITSUBISHI ELECTRIC

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Melsec fx3gMelsec fx3uMelsec fx3uc

Tabla de contenido