Programar y usar el FM 352-5
6.2 Elaborar un bloque de función de aplicación
La siguiente figura muestra gráficamente cómo el reloj multifase gestiona las entradas y
salidas del módulo FM 352-5. El total del tiempo de respuesta se calcula sumando los
retardos de entrada, el tiempo de ciclo y los retardos de salida, como muestra la figura. Las
entradas provenientes de la CPU son retardadas por su propio ciclo, por el ciclo E/S y por el
ciclo del microprocesador del módulo. Las salidas que van a la CPU son retardadas por el
ciclo del microprocesador del módulo, el ciclo E/S y el ciclo de la CPU.
La figura anterior ilustra la lógica del programa de ejemplo que determina cuándo se
sincronizan los elementos "FF.MoreFFs[x]".
Figura 6-13
Reloj multifase y timeline E/S
92
High Speed Boolean Processor FM 352-5
Manual del usuario, 05/2011, A5E00131331-04