RIRCV (serie A)
La siguiente ilustración muestra el transcurso de señal en la ejecución de la instrucción RIRCV:
Flujo de programa
Instrucción RIRCV
Operando de bit (d3)+0
Operando de bit
(d3)+1
Para varias estaciones puede ejecutarse simultáneamente una instrucción RIRCV. En una
estación inteligente o local no puede, sin embargo, accederse con varias instrucciones RIRCV
desde diferentes estaciones en forma simultánea.
Condiciones de ejecución
Al programar la instrucción RIRCV en combinación con una instrucción LEDA, se ejecuta la
instrucción RIRCV mientras se mantiene activada la condición de ejecución de la instrucción
LEDA.
Sin embargo, en la aplicación de una instrucción LEDB se ejecuta el proceso de lectura sola-
mente con flanco ascendente de la condición de ejecución.
Observe que se requieren varios ciclos para el procesamiento de la instrucción RIRCV. Por lo
tanto debe arrancarse el proceso de lectura solamente después de que se indicó a través del
operando (d3)+0 que se terminó el procesamiento de la instrucción RIRCV. (Una instrucción
RIRCV no se ejecuta cuando se arranca nuevamente antes de haber terminado el procesa-
miento previo.)
Fuentes de
Los parámetros de red deben ajustarse mediante la instrucción RLPA antes de poder ejecutar
la instrucción RIRCV. En caso de no observar esto, se ingresa el código de error 4B00
error
operando (d1)+0 después de la ejecución de la instrucción RIRCV.
Cuando se indica 0 bien un valor fuera del rango de 1 a 480 para la cantidad de datos a leer
en (d1)+1, se ingresa el código de error BB42
RIRCV.
11 – 140
Instrucción END
Instrucción END
Arranque
Instrucciones para enlace CC
Instrucción END
Terminación de la
instrucción
RIRCV
en el operando (d1)+0 al terminar la instrucción
H
Programmierung MELSEC A und Q
Instrucción END
Instrucción
ejecutada
Error
1 Ciclo
en el
H