Anexo A
Instrucción
DAND
(s, d)
DANDP
(s, d)
DAND
(s1, s2, d)
DANDP
(s1, s2, d)
WOR
(s, d)
WORP
(s, d)
WOR
(s1, s2, d)
WORP
(s1, s2, d)
DOR
(s, d)
DORP
(s, d)
DOR
(s1, s2, d)
DORP
(s1, s2, d)
WXOR
(s, d)
WXORP
(s, d)
WXOR
(s1, s2, d)
WXORP
(s1, s2, d)
DXOR
(s, d)
DXORP
(s, d)
DXOR
(s1, s2, d)
DXORP
(s1, s2, d)
WXNR
(s, d)
WXNRP
(s, d)
WXNR
(s1, s2, d)
WXNRP
(s1, s2, d)
DXNR
(s,d)
DXNRP
(s,d)
DXNR
(s1,s2,d)
DXNRP
(s1,s2,d)
ROR
(n)
RORP
(n)
RCR
(n)
RCRP
(n)
Programación MELSEC A y Q
Procesamiento
(Operando)
n = 3/5
(n = 5 en todas las CPUs de AnN, n = 3 en todas las CPUs con
excepción de AnN)
n = 3/5
(n = 5 en todas las CPUs de AnN, n = 3 en todas las CPUs con
excepción de AnN)
Tiempos de procesamiento
Tiempos de procesamiento (µs)
A
AnN,AnS
k k
k
k
sin X, Y
con X, Y
276
140
139
90
61
60
176
97
96
276
140
139
91
60
59
178
97
96
274
140
139
89
64
62
177
98
96
277
142
140
66
52
51
74
59
59
A2A, A2AS
A3A
k k
k k
240
13
9,5
72
2,8
2,1
152
7,6
5,7
240
13
9,5
72
2,8
2,1
152
7,6
5,7
240
13
9,5
74
3,0
2,3
152
7,8
5,9
241
15
11
51
5,8
4,4
59
6,4
4,8
A – 29