bit 7 =
bit 6 =
bit 5 =
bit 4 =
bit 3 = Détection
bit 2 =
bit 1 =
bit 0 =
Exemple. Pour retourner le bit RQS (bit 6 du Status Byte Register) au niveau 1 à
l'état vrai et au niveau 0 à l'état faux à la position de bit 1 en réponse à une
scrutation parallèle, transmettre les commandes suivantes :
La réponse de scrutation parallèle du générateur sera alors 00H si RQS est
0 et 01H si RQS est 1.
Pendant la réponse de scrutation parallèle, les lignes d'interface DIO sont
terminées de manière résistive (terminaison passive). Ceci permet à plusieurs
dispositifs de partager la même position de bit de réponse en configuration de câblage
en ET ou OU, se reporter à IEEE 488.1 pour plus d'informations à cet sujet.
5.5 Rapport d'état
Cette section décrit le modèle d'état complet de l'instrument. Noter que certains
registres sont spécifiques à la section GPIB de l'instrument et que leur utilisation est
donc restreinte dans un environnement RS232.
5.5.1 Standard Event Status et Standard Event Status Enable Registers
Ces deux registres sont mis en oeuvre comme exigé par la norme IEEE 488.2.
Tous les bits définis dans le Standard Event Status Register qui correspondent aux bits
positionnés dans le Standard Event Status Enable Register entraîneront le
positionnement du bit ESB dans le Status Byte Register.
Le Standard Event Status Register est lu, puis vidé par la commande *ESR?.
Le Standard Event Status Enable Register est réglé par la commande *ESE <nrf> et lu
par la commande *ESE?.
Bit 7 -
Alimentation allumée. Réglé la première fois qu'on applique
l'alimentation à l'instrument.
Bit 6 -
Non utilisé.
Bit 5 -
Erreur de commande. Réglé lorsqu'une erreur de type syntaxique
est détectée dans une commande provenant du bus. L'analyseur
syntaxique est réinitialisé et l'analyse continue à l'octet suivant du
flux d'entrée.
Page 26
X
Sans effet
1
1
Validité scrutation parallèle
0
Détection du bit de réponse ; 0 = bas, 1 = haut
?
?
Position de bit de la réponse
?
*PRE 64<pmt>, puis PPC suivi de 69H (PPE)
MANUEL D'UTILISATION. GR-205
09/2004