4.4.2.
Compensaciones de geometría.
4.4.2.1.
Compensación de altura y anchura
A través de R425 la señal HVI es llevada al pin 50 del procesador de vídeo (IC400). La compensación de
anchura la efectúa el mismo procesador disminuyendo o aumentando la salida de E/W y la de altura
disminuyendo o aumentando el nivel del diente de sierra de vertical.
4.4.2.2.
Compensación de fase
El segundo comparador de Fase (PHI-2) corrige el retardo producido por el transistor final de líneas, pero hay
otros fenómenos que afectan a la fase y que no son corregidos por PHI-2. Ello introduce distorsiones en la
imagen por desviación de la fase.
A través de R417 la señal HVI es llevada al pin 42 del procesador de vídeo (IC400). En este pin está conectado
el condensador para dar la constante de tiempo en PHI-2. Extrayendo corriente de este pin, la fase de la imagen
se desplaza hacia la izquierda, e inyectando corriente se desplaza hacia la derecha. Los valores de R417, C418,
R416, D401 y D402 son los adecuados para minimizar las distorsiones debidas a desviaciones de fase.
La misión de D401 y D402 es la de evitar un desplazamiento de fase no deseado hacia la derecha cuando la
corriente de haz es muy baja.
4.4.3.
Descripción del ACL.
El ACL es el circuito limitador de corriente de haz de promedio. El objetivo de éste circuito es tener limitada la
corriente de haz de promedio máxima. Cuando la señal BCL es inferior a 3,1V , IC400 empieza a reducir el
contraste. Cuando la tensión baja por debajo de 1,8V se empieza a reducir también el brillo.
4.4.3.1.
Descripción de la señal BCL
R682, R683, R688, C674, C675 y C680 forman un filtro paso-bajo que filtra la señal BCI. De ello se obtiene una
tensión continua que es aplicada a la base de Q673, el cual está configurado como seguidor de emisor. En el
emisor de Q673 está presente la señal BCL. Ésta llega al pin 22 de IC400 a través de Q674 y C435.
D683, R694 y R698 mejoran la rapidez de respuesta del limitador ante pequeños escalones de carga.
D674, D675 y R654 mejoran la rapidez de respuesta del limitador ante grandes escalones de carga (caso de
cambiar de imagen oscura a pantalla blanca).
4.4.4.
Descripción del PBL.
El circuito de PBL se monta en los modelos que incorporan máscara de acero . No es montado cuando el
modelo lleva tubo con máscara Invar.
Cuando se da la situación de una imagen oscura con contenidos de alto brillo en áreas pequeñas, la corriente
de haz de promedio es muy baja, por lo que no hay limitación y puntualmente en esas áreas la corriente de haz
es elevada.
Ello no representa ningún peligro ni para el circuito ni para el tubo, pero tiene el inconveniente de que si se
permanece en esa situación cierto tiempo, se calienta la máscara de sombra del TRC, en consecuencia ésta se
dilata y se desvía la trayectoria de los haces, incidiendo éstos sobre fósforos no deseados. Este efecto es el que
se conoce como "Doming" y afecta a la pureza del color.
El "Doming" desaparece un tiempo después de que la imagen que provoca el calentamiento de la máscara haya
desaparecido (la máscara de sombra se enfría). El PBL es un circuito que detecta situaciones en que hay una
pequeña zona muy brillante que pueda provocar "Doming" y limita el contraste con el objeto de minimizar el
efecto.
4.4.4.1.
Generación de la señal PBL
La corriente que circula por el retorno del TRC (aquadag) provoca una caída de tensión en extremos de R670,
que en caso de alcanzar los 1,2V provoca la conducción de Q670, D681 y Q671.
En el emisor de Q671 hay una tensión de polarización negativa, de modo que al conducir Q671, el conjunto se
comporta como una fuente de corriente.
El partidor formado por R681 y R697 fija un nivel de tensión de 2,5V en la señal PBL siempre que no conduzca
Q671. En el caso de conducción de Q671, la tensión de la señal PBL disminuye. R681, C676, R680 y C679
actúan de filtro paso-bajo para extraer una tensión continua. Esta tensión continua es de 2,5V cuando no hay
situación de Doming, y menor de 2,5V cuando hay situación de Doming, siendo proporcional al mismo.
4.4.4.2.
Borrado del PBL
Debido a que hay un acoplamiento capacitivo parásito entre la deflectora y el aquadag, durante el retroceso
podría llegar a conducir Q670, sin ser una situación de Doming. Para evitar esto, el circuito formado por L655,
R673, C667, R686 y C672 es una red que ecualiza el pulso parásito, impidiendo que Q670 conduzca en el
instante de borrado.
Dado que puede haber dispersiones en el acoplamiento capacitivo parásito entre la deflectora y el aquadag, se
asegura un segundo circuito de borrado, formado por D676, D677 y D678, que bloquea la posible conducción de
Q670 y Q671.
4.4.4.3.
Reducción del contraste
La señal PBL es llevada a un port del microprocesador del tipo conversor A/D. El microprocesador reduce el
registro de contraste del procesador de vídeo cuando la tensión de PBL es menor de 2,5V.
Manual de Servicio CHASIS 2114(Serie EB5-C)
17/48