Bit de control/valor
OUTPUT_VALUE
SLOT
MODE_SLOT
LD_SLOT
SET_DQA
SET_DQB
TM_CTRL_DQ
Módulo tecnológico TM Pulse 2x24V (6ES7138‑6DB00‑0BB1)
Manual de producto, 05/2019, A5E35061202-AB
Explicaciones
Con este valor se define el número de impulsos.
Rango de valores: de 1 a 4294967295
En caso de rebase por exceso del rango de valores, se activa el bit de respuesta
ERR_OUT_VAL y se utiliza el último número de impulsos válido.
Con este valor se define el valor de carga.
Rango de valores:
Duración del periodo en μs: de 10 a 85000000
•
Retardo a la conexión en μs: de 0 a 85000000
•
Ciclo de trabajo:
•
–
con formato de salida "1/100": de 0 a 100
–
con formato de salida "1/1000": de 0 a 1000
–
con formato de salida "1/10000": de 0 a 10000
–
con formato de salida "Salida analógica de S7": de 0 a 27648
Con el bit de control MODE_SLOT se define si una modificación debe aplicarse una sola vez o
de modo cíclico.
Los valores no válidos dan lugar a la activación del bit de respuesta ERR_LD (con
MODE_SLOT = 0) o ERR_SLOT_VAL (con MODE_SLOT = 1).
Con este bit se define si una modificación en SLOT debe aplicarse una sola vez o de modo
cíclico.
0 significa: Si se escribe el valor en cuestión en el correspondiente byte de salida, el valor de
SLOT se aplica una sola vez y se mantiene hasta la próxima modificación. Las modificaciones
por medio de SLOT se hacen efectivas en la próxima secuencia de salida. Tras un nuevo
arranque del módulo, el valor se sobrescribe con el valor ajustado en la configuración hardwa-
re.
1 significa: Si se escribe el valor en cuestión en el correspondiente byte de salida, el valor
actual de SLOT se aplica cíclicamente. Las modificaciones por medio de SLOT se hacen efec-
tivas en la próxima secuencia de salida.
Con esta solicitud de carga se especifica el significado del valor en SLOT:
0000
significa: Ninguna acción, estado de reposo
•
B
0001
significa: Duración del periodo en μs
•
B
0010
significa: Retardo a la conexión en μs
•
B
0100
significa: Ciclo de trabajo
•
B
Todos los valores no indicados son no válidos y dan lugar a la activación del bit de respuesta
ERR_LD (si MODE_SLOT = 0) o ERR_SLOT_VAL (si MODE_SLOT = 1).
Con este bit se activa la salida digital DQn.A cuando TM_CTRL_DQ y SET_DQB están ajusta-
dos a 0.
Con este bit se activa la salida digital DQn.B cuando TM_CTRL_DQ y SET_DQA están ajusta-
dos a 0.
Con este bit se habilita la función tecnológica de la salida digital.
0 significa: SET_DQA y SET_DQB determinan estados de DQn.A y DQn.B
•
1 significa: La secuencia de salida determina el estado de DQn.A; DQn.B siempre es 0.
•
Configuración/área de direcciones
4.3 Modo de operación Tren de impulsos
(2
-1)
32
D
D
D
D
D
D
D
81