Mitsubishi Electric Melsec System Q Manual De Usuario página 258

Ocultar thumbs Ver también para Melsec System Q:
Tabla de contenido

Publicidad

8 PROGRAMACION
(Ejemplo) Cuando la estación local donde la asignación cíclica expandida se ha hecho y las estaciones de E/S
remotas donde las asignaciones de direcciones de la estación de E/S remotas se han hecho se
conectan
Estación maestra
Nombre de la memoria buffer
Desplazamiento RX estación No. 1
Tamaño RX estación No. 1
Desplazamiento RX estación No. 2
Tamaño RX estación No. 2
Desplazamiento RX estación No. 3
Tamaño RX estación No. 3
Desplazamiento RX estación No. 4
Tamaño RX estación No. 4
Desplazamiento RY estación No. 1
Tamaño RY estación No. 1
Desplazamiento RY estación No. 2
Tamaño RY estación No. 2
Desplazamiento RY estación No. 3
Tamaño RY estación No. 3
Desplazamiento RY estación No. 4
Tamaño RY estación No. 4
Desplazamiento RWw estación No. 1
Tamaño RWw estación No. 1
Desplazamiento RWw estación No. 2
Tamaño RWw estación No. 2
Desplazamiento RWw estación No. 3
Tamaño RWw estación No. 3
Desplazamiento RWw estación No. 4
Tamaño RWw estación No. 4
Desplazamiento RWr estación No. 1
Tamaño RWr estación No. 1
Desplazamiento RWr estación No. 2
Tamaño RWr estación No. 2
Desplazamiento RWr estación No. 3
Tamaño RWr estación No. 3
Desplazamiento RWr estación No. 4
Tamaño RWr estación No. 4
8 - 19
Estación local
(Estación número 1,
Ocupa 2 estaciones,
Asignación cíclica expandida:
óctuple)
Estación de E/S remotas
Asignación direcciones estación
E/S remotas: asig. 8 direcciones)
Valor
4000
Dirección de memoria buffer principal de RX de estación No. 1
H
24 (18
)
384 (número de direcciones RX) / 16 = 24 palabras
H
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
4018
Dirección de memoria buffer principal de RX de estación No. 3
H
Aunque los 8 bits más bajos de la dirección de la memoria buffer 4018
1 (1
)
tamaño correspondiente de RX de la estación No. 3, se redondea por arriba
H
menos de 1 palabra, entonces se almacena 1.
4018
Dirección de memoria buffer principal de RX de estación No. 4
H
Aunque los 8 bits más altos de la dirección de la memoria buffer 40184018
1 (1
)
tienen el tamaño correspondiente de RX de la estación No. 4, se redondea por
H
arriba menos de 1 palabra, entonces se almacena 1.
4200
Dirección de memoria buffer principal de RY de estación No. 1
H
24 (18
)
384 (número de direcciones RY) / 16 = 24 palabras
H
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
4218
Dirección de memoria buffer principal de RY de estación No. 3
H
Aunque los 8 bits más bajos de la dirección de la memoria buffer 4018H tienen
1 (1
)
el tamaño correspondiente de RX de la estación No. 3, se redondea por arriba
H
menos de 1 palabra, entonces se almacena 1.
4218
Dirección de memoria buffer principal de RY de estación No. 4
H
Aunque los 8 bits más altos de la dirección de la memoria buffer 4218H
1 (18
)
el tamaño correspondiente de RY de la estación No. 4, se redondea por arriba
H
menos de 1 palabra, entonces se almacena 1.
4400
Dirección de memoria buffer principal de RWw de estación No. 1
H
64 (40
)
2 (números de estaciones ocupadas)
H
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 está chequeada.
4440
Dirección de memoria buffer principal de RWw de estación No. 3
H
0 (por defecto)
Dirección de memoria buffer principal de RWw de estación No. 3
4440
Dirección de memoria buffer principal de RWw de estación No. 4
H
0 (por defecto)
Dirección de memoria buffer principal de RWw de estación No. 4
4C00
Dirección de memoria buffer principal de RWr de estación No. 1
H
64 (40
)
2 (números de estaciones ocupadas)
H
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 esta chequeada
0 (por defecto)
Como se ocupa 2 estaciones, el área de la estación No. 1 esta chequeada
4C40
Dirección de memoria buffer principal de RWr de estación No. 3
H
0 (por defecto)
Tamaño de memoria buffer de RWr de estación No. 3
4C40
Dirección de memoria buffer principal de RWr de estación No. 4
H
0 (por defecto)
Tamaño de memoria buffer de RWr de estación No. 4
(Estación número 3,
Ocupa 1 estación,
MELSEC-Q
Estación de E/S remotas
(Estación número 4,
Ocupa 1 estación,
Asignación direcciones estación
E/S remotas: asig. 8 direcciones)
Descripción
32 (asignación cíclica expandida) = 64
32 (asignación cíclica expandida) = 64
tienen el
H
H
tienen
H
8 - 19

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Qj61bt11n

Tabla de contenido