Execution Error Register (Registro De Errores De Ejecución) - TTI QPX1200 Serie Instrucciones

Tabla de contenido

Publicidad

Execution Error Register (Registro de errores de ejecución)
Este registro contiene un número que representa el último error detectado sobre la interfaz de
corriente. Execution Error Register se lee y borra mediante el comando "EER?". A la puesta en
marcha este registro se configura en 0 para todos los ejemplos de interfaz.
Los mensajes de error tienen los significados siguientes:
0
Ningún error detectado.
1- 9
Indica que se ha detectado un error de hardware.
100
El valor numérico enviado con el comando fue o demasiado grande o demasiado
pequeño. Incluye números negativos, números de memoria ilegales, números >1 donde
sólo se permiten 0 y 1, etc.
101
Se ha solicitado una recuperación de datos de configuración, pero la memoria
especificada contiene datos corruptos. Esto indica un fallo de hardware o una corrupción
de datos temporal que puede ser corregida volviendo a almacenar los datos en la
memoria.
102
Se ha solicitado una recuperación de datos de configuración, pero la memoria
especificada no contiene ningunos datos.
103
Se ha intentado leer o escribir un comando en la segunda salida. La unidad dispone de
una única salida.
200
Solo lectura: se ha intentado cambiar la configuración del instrumento desde una interfaz
sin privilegios de escritura. Consulte la sección 'Bloqueo de interfaz' para más información.
Registros Limit Event Status (estado de eventos límite) y Limit Event Status Enable
(habilitar estado de eventos límite)
Estos dos registros se incorporan como un añadido a la norma IEEE 488.2. Su objeto es informar
al operario de la entrada en, o salida de, condiciones límite de corriente o voltaje, y del historial
de condiciones de desconexión de protección desde la última medición.
Todo bit activado en el registro Limit Event Status que se corresponda con un bit activado en el
registro Limit Event Status Enable hará que el bit LIM1 se active en el registro Status Byte.
El registro Limit Event Status se lee y limpia mediante el comando LSR1?. El registro Limit Event
Status Enable se activa con el comando LSE1 <nrf> y se lee con el comando LSE1?.
Bit 7 -
Reservado para uso futuro
Bit 6 -
Se ajusta cuando ha ocurrido una desconexión por fallo que requiere desconectar /
conectar la energía de c.a. para resetear
Bit 5 -
Se ajusta cuando existe una desconexión de detección de salida
Bit 4 -
Se ajusta cuando existe una desconexión de sobrecorriente de salida
Bit 3 -
Se ajusta cuando existe una desconexión de sobrevoltaje de salida
Bit 2 -
Se ajusta cuando la salida entra en el límite de energía (modo no regulado)
Bit 1 -
Se ajusta cuando la salida entra en el límite de corriente (modo de corriente constante)
Bit 0 -
Se ajusta cuando la salida entra en el límite de voltaje (modo de voltaje constante)
27

Publicidad

Tabla de contenido
loading

Este manual también es adecuado para:

Qpx1200

Tabla de contenido