Circuitos de señalización de recepción
9.4
Audio del auricular
Ciertos accesorios del auricular tienen un parlante interno que requiere un nivel de voltaje diferente
al provisto por U502. Para estos dispositivos de dispone de la señal AUDIO HANDSET en el pin 18
del conector J2 de la unidad de control.
El audio recibido de la salida del atenuador de volumen digital del ASFIC CMP se encamina al pin 2
de U505 para ser amplificado. Esta señal se envía desde la salida del amplificador operacional
U505 al pin 18 de J2. Desde la unidad de control, esta señal se envía directamente al jack del
micrófono.
9.5
Audio filtrado y audio no filtrado
El audio de salida del ASFIC en el pin 39 de U504 ha pasado por el filtro y por la etapa de de-
énfasis, pero no ha pasado a través del atenuador de volumen digital. La señal del pin 39 de ASFIC
CMP U504 se envía por medio de R5034 a través de la compuerta del pin 12 de U509 y se acopla
en CA al pin 6 de U505. La compuerta controlada por el puerto GCB4 del ASFIC CMP selecciona
entre la señal de audio filtrada proveniente del pin 39 del ASFIC CMP (URXOUT) y la señal de
audio no filtrada proveniente del pin 10 ASFIC CMP (UIO). Las resistencias R5034 y R5021
determinan la ganancia del amplificador operacional para el audio filtrado en el pin 6 de U505,
mientras que las resistencias R5032 y R5021 determinan la ganancia para el audio no filtrado. La
salida del pin 7 de U505 se encamina al pin 11 de P1 a través del condensador de bloqueo de CC
C5003. Observe que cualquier ajuste de volumen de la señal en este trayecto debe hacerse a
través del conector de accesorio.
10.0
Circuitos de señalización de recepción
AUDIO DETECTADO
EN EL DISCRIMINADOR
DE AUDIO DE LA
SECCION DE RF
(CIR. INTEGR. DE IF)
10.1
Decodificador de datos de alta velocidad y datos subaudibles (PL/DPL)
El ASFIC CMP (U504) se utiliza para filtrar y limitar todos los datos recibidos. Los datos ingresan al
ASFIC CMP por la entrada DISC (pin 2 de U504). Dentro del U504, los datos se filtran de acuerdo
al tipo de datos (HS o LS), tras lo cual se limitan a un nivel digital de 0 - 3,3 V. Los datos de alta
velocidad de sistemas troncalizados y de MDC salen del pin 19 de U504, donde se conectan al µP
por el pin 80 de U403.
FILTRO DE DATOS
Y DE-ÉNFASIS
DISC
2
ASFIC_CMP
U504
FILTRO
PLEAP
8
Figura 2-10 Trayectos de señalización de recepción
HSIO
19
LIMITADOR
LSIO
18
LIMITADOR
PLCAP2
25
82
MICROCON-
TROLADOR
44
U403
80
85
2-21