Inversor vectorial de corriente de alto rendimiento de la serie HV100
1~10
Se utiliza para establecer la sensibilidad del terminal de entrada. Si el terminal de entrada digital es susceptible a
interferencias y provoca un mal funcionamiento, este parámetro se puede aumentar para mejorar la capacidad
antiinterferencias, pero la sensibilidad del terminal de entrada se reducirá si la configuración es demasiado grande.
Selección de detección de función de terminal cuando se enciende
07.09
0~1
0: el comando de operación del terminal no es válido cuando se enciende
En el proceso de encendido, incluso si el inversor detecta que el terminal de comando de operación es válido (cerrado),
el inversor no se iniciará. Solo cuando el terminal se cierra de nuevo después de la desconexión, el inversor puede arrancar.
1: el comando de operación del terminal es válido cuando se enciende
En el proceso de encendido, el inversor puede arrancar cuando detecta que el terminal de comando de operación del
terminal es válido (cerrado).
07.10
Ajuste de lógica válida del terminal de entrada (DI1~HDI)
0~7FH
Diez ped
acit
0: lógica positiva, es decir, la conexión entre el terminal Xi y el terminal común es válida y la desconexión no es válida
1: antilógica, es decir, la conexión entre el terminal Xi y el terminal común no es válida y la desconexión es válida
07.11
Modo de control de terminal FWD/REV
0~3
Este código de función define cuatro formas diferentes de controlar el funcionamiento del inversor a través de
terminales externos.
0: modo de control de dos hilos 1
Xm: comando de avance (FWD), Xn: comando de retroceso (REV), Xm y Xn representan dos terminales definidos
respectivamente como funciones FWD y REV en DI1-HDI. En este modo de control, K1 y K2 pueden controlar de forma
independiente el funcionamiento y la dirección del inversor
po
co
Bit0:DI1 Terminal positivo y
lógica definición
Bit1:DI2 Terminal positivo y
lógica definición
Bit2:DI3 Terminal positivo y
lógica definición
Bit3:DI1 Terminal positivo y
lógica definición
Bit4:DI 5 Terminal positivo y
lógica definición
Bit5: DI 6 Terminal positivo y
lógica definición
Bit6: definición de lógica positiva y negativa
del terminal HDI Bit7: reserva
k 1
(
X m
K2
k 2
et
X n
( R
o
C O M
E
negativo
negativo
negativo
negativo
Corriendo
instrucciones
K1
0
0
Detenerse
0
1
Delantero
1
0
Detenerse
101
negativo
negativo
5
0
00
0