Inversor vectorial de corriente de alto rendimiento de la serie HV100
Tiene la misma función que el No. 14 anterior (Operación del inversor en listo 1), excepto que cuando el inversor está
funcionando, emite una señal de indicación. 57: Entrada AI1 desbordada
Cuando el valor de la entrada analógica AI1 es mayor que 06.53 (límite superior de protección de voltaje de entrada AI1) o
06.54 (límite inferior de protección de voltaje de entrada AI1), se emite una señal de indicación.
58: la corriente de salida está más allá del límite
59: Salida de enclavamiento 1
60: Salida de enclavamiento 2
61: Salida de enclavamiento 3
62: Salida cuando la frecuencia y el nivel de detección actual llegan al mismo tiempo
Cuando la frecuencia de salida del inversor sube por encima del valor establecido en la configuración de nivel FDT1
(07.25), y la corriente de salida alcanza el valor establecido de 10.23, emite una señal válida (señal de colector abierto, que
se convertirá en un nivel bajo después de que la resistencia se levanta). Mientras la frecuencia de salida cae por debajo de
la señal FDT1 (valor establecido-valor de histéresis), o la corriente de salida es menor que el valor establecido de 10,23,
emite una señal no válida (estado de alta impedancia).
07.22
Configuración lógica efectiva del terminal de salida (Y1~Y2)
0~3H
Bit0: definición lógica válida del terminal Y1
Bit1: definición lógica válida del terminal Y2
0: indica lógica positiva, que es válida para la conexión entre el terminal Yi y el terminal común, y no es válida para la
desconexión.
1:
significa antilógica, que no es válida para la conexión entre el terminal Yi y el terminal común no es válida, y es
válida para la desconexiónción
Cuando 07.22=0,
es
y
la
común
Cuando 07.22=1, no es válido para la conexión entre el terminal Y1 y el terminal común, pero es válido lo contrario; aunque
no es válido para la conexión entre el terminal Y2 y el terminal común, pero la desconexión es válida
Cuando 07.22=2, es válido para la conexión entre el terminal Y1 y el terminal común, pero lo contrario no es válido; aunque
no es válido para la conexión entre el terminal Y2 y el terminal común, pero la desconexión es válida
Cuando 07.22=3, es inválido
la
común
Terminal,
07.23
La frecuencia alcanza el ancho de detección FAR
0.0 ~ 100.0% * [00.12] frecuencia máxima
Esta función es una explicación complementaria a la función No.6 del código de función 07.18 ~ 07.21. Cuando la
frecuencia de salida del inversor está dentro del ancho de detección positivo y negativo de la frecuencia establecida, el
terminal emite una señal válida (señal de colector abierto, que es de bajo nivel después de que se levanta la resistencia).
Como se muestra en la siguiente figura:
Col
ocar
07.24
Modo de detección FDT1
0~1
0: valor de ajuste de velocidad
1: valor de detección de velocidad
07.25
Ajuste de nivel FDT1
válido
por
Terminal,
mientras
por
conexión
mientras
válido
frecuencia
Figura F7-7 Diagrama esquemático de llegada de frecuencia
conexión
Entre
inválido
para la desconexión.
Entre
terminales Y1,
para desconectarsobre.
LEJO
detección amplitud
S
106
terminales Y1,
Y2
100,0%
Tiemp
o
Tiemp
o
menor que
0
Y2
y
0