SD ran. X2 . t-esp
0.00s
Para identificar claramente la transición de estado de un relé de salida binaria, se mantiene el
"estado nuevo", al menos mientras dura el tiempo de espera.
SD ran. X2 . t-Retr. Off
0.00s
Desactivar Retraso
SD ran. X2 . Bloq.
inactivo
Define si la Salida del Relé se asegurará cuando se seleccione.
SD ran. X2 . Confirmación
«-»
Solo disp. si:
• SD ran. X2 . Bloq. = activo
Señal de Confirmación: Se puede asignar una señal de confirmación (que confirma el relé de
salida binaria correspondiente) a cada relé de salida. La señal de confirmación solo es efectiva
si el parámetro "Bloqueado" se define como activo.
SD ran. X2 . Inversión
inactivo
Inversión de la señal colectiva (puerta OR/disyunción). Se puede programar una puerta AND
en combinación con las señales de entrada invertidas (conjunción).
SD ran. X2 . Asignación 1
. . .
SD ran. X2 . Asignación 7
«-»
Asignación
MCDGV4-3.6-ES-REF
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
0.00s . . . 300.00s
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
0.00s . . . 300.00s
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
inactivo, activo
╚═▷
Modo.
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
«-» . . . Sis . Internal test state
╚═▷ 1..n, Lista
Asignac..
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
inactivo, activo
╚═▷
Modo.
[Parám dispos / Salidas bin / SD ran. X2 / SD 6]
«-» . . . Sis . Internal test state
╚═▷ 1..n, Lista
Asignac..
MCDGV4
2 Hardware
2.3 Salidas bin
S.3
S.3
S.3
S.3
S.3
S.3
31