2. Módulo de entrada analógicas CPX−2AE−U−I
1
Valores de entrada
analógicos
2
Señales digitales tras
la conversión A−D
3
Señales digitales
disponibles escala
das al valor final del
margen de datos
Fig. 2/4: Ejemplo de formato de datos VZ + 15 bit justificado por la izquierda"
Festo P.BE−CPX−AX−ES es 0503b
Formato de datos VZ + 15 bits, escalado lineal"
Los valores digitales de 12 bits, que existen tras la conver
sión A−D de las señales de entrada analógicas, son escaladas
linealmente al margen de datos definido por los valores de
final de escala (valores límite) y pasados a la input word
(véase la sección 2.4.5, Fig. 2/5).
Formato de datos VZ + 12 bit justificado por la
derecha"
Los valores digitales de 12 bits, que existen tras la conver
sión A−D de las señales de entrada digitales, se pasan sin
modificar a la input word (véase también un ejemplo en la
sección 2.4.1, Fig. 2/3).
Formato de datos VZ + 15 bit justificado por la
izquierda" y formato de datos VZ + 12 bit
justificado por la izquierda + diagnosis"
Los valores digitales de 12 bits, que existen tras la conver
sión A−D de las señales de entrada digitales, más el bit de
signo que les precede están dispuestos justificados por la
izquierda en el formato de los datos. Los tres ceros al final
hacen que la word de datos corresponda al valor digital de
12 bits tras la conversión A−D multiplicada por 8 (siempre
que no haya diagnosis por rotura de hilo).
La figura siguiente muestra un ejemplo del formato de datos
VZ + 15 bits, justificado por la izquierda":
1
0 V
0 mA
4 mA
2
0
3
0
10 V
20 mA
20 mA
4095
32760
2−27