26 julio 2002
5.2.6 CIRCUITO SG3
F C U
El circuito SG3 permite hasta dos comunicaciones simultáneas cuando se usa en
combinación con la FCU.
NCCP (New Communication Control Processor, nuevo procesador de control de
comunicaciones)
• Controla el circuito SG3.
• CPU (RU30)
• DPRAM (Dual Port RAM, RAM de doble puerto): el enlace con la FCU se
efectúa a través de este bloque.
• Controlador DMA
• JBIG
• Módem DSP V34 (RL5T892): incluye la función de receptor DTMF
• DCR para compresión y descompresión MH, MR, MMR y JBIG
FROM
• 8 M de ROM flash para el almacenamiento del software de SG3 y del módem
SDRAM
• 16 M de DRAM compartidos entre la memoria intermedia de ECM, la memoria
intermedia de línea y la memoria de trabajo
AFE (Analog Front End, interface analógico)
• Procesamiento analógico
CODEC (COder-DECoder, codificador-descodificador)
• Conversiones A/D y D/A para el módem
REG
• Genera +3,3 V a partir de los +5V procedentes de la FCU
S G 3 - D
S G 3 - D
N C C P
F R O M
F R O M
C P U
(8Mbit)
(8 Mbit)
(Ru30)
D P R A M
D M A C
D C R
JBIG
C O D E C
D S P
D S P
(modem)
( m ó d e m )
R E G
5-7
F R O M
S D R A M
(16Mbit)
(16 Mbit)
A F E
N C U
B502D902.WMF
CIRCUITOS