La figura 6-32 muestra la pila SCR y la pila lógica, así como los efectos de la operación
Cargar relé de control secuencial. Tenga en cuenta lo siguiente al utilizar las operaciones del relé
de control secuencial:
La operación Cargar relé de control secuencial (LSCR) indica el comienzo de un segmento
SCR, en tanto que la operación Fin del relé secuencial (SCRE) señala el fin de un
segmento SCR. La ejecución de todas las operaciones que se encuentren entre la
operación LSCR y la operación SCRE depende del valor de la pila SCR. Las operaciones
que se encuentren entre la operación SCRE y la siguiente operación LSCR no dependen
del valor de la pila SCR.
La operación Transición del relé
secuencial (SCRT) permite
transferir el control de un
segmento SCR activo a otro
segmento SCR.
Si la operación SCRT se ejecuta
con circulación de corriente, se
desactiva el bit S del segmento
activo actualmente y se activa el
bit S del segmento direccionado.
Al desactivarse el bit S del
segmento activo, ello no tiene
efecto alguno en la pila SCR
efecto alguno en la pila SCR
cuando se ejecuta la operación
Transición del relé secuencial. Por
consiguiente, el segmento SCR
permanece excitado hasta que se
finaliza.
La operación Fin condicionado del relé secuencial (CSCRE) permite salir de un segmento
SCR activo sin ejecutar las operaciones que se encuentran entre las operaciones Fin
condicionado del relé secuencial y Fin del relé secuencial. La operación CSCRE no afecta
ningún bit S ni tampoco la pila SCR.
En el ejemplo siguiente, S0.1 se activa con la marca especial SM0.1 (marca del primer ciclo).
S0.1 será entonces la etapa 1 activa en el primer ciclo. Una vez transcurrido un retardo de 2
segundos, T37 provoca una transición a la etapa 2. Esta transición desactiva el segmento SCR
(S0.1) de la primera etapa y activa el segmento SCR (S0.2) de la segunda etapa.
Juego de operaciones del S7-200
Cargar el valor de Sx.y en la pila SCR y en la pila lógica.
Pila SCR
ivs
iv0
iv1
iv2
Pila lógica
iv3
iv4
iv5
iv6
iv7
Antes
iv8
Figura 6-32 Efectos de la operación LSCR en la pila lógica
Capítulo 6
Sx.y
S bit
Sx.y
iv1
iv2
iv3
iv4
iv5
iv6
iv7
Después
iv8
187