LAY-OUT TARJETA - BRAIN 16
TH1
F1
F1
J3
PE
N
L
SW1
SW2
DL1
DL2
DL3
DL4
DL5
DL6
DL7
F1
FUSIBLE MOTORES Y PRIMARIO TRANSFORMADOR (F 5A - 250V)
F2
J3
J4
REGLETA DE BORNES CONEXIÓN MOTORES Y DESTELLADOR
J1
DS1
DS2
7327891_Rev.B
J4
2
5
1
3
4
6
7
OP
OP
COM
COM
LAMP
CL
CL
- M1 -
- M2 -
PULSADOR DE APRENDIZAJE TIEMPO DE TRABAJO
PULSADOR DE PROGRAMACIÓN CANAL RADIO
DIODO DE CONTROL ESTADO ENTRADA
DIODO DE CONTROL ESTADO ENTRADA
DIODO DE CONTROL ESTADO ENTRADA
DIODO DE CONTROL ESTADO ENTRADA
(fotocélulas de protección durante la fase de cierre)
DIODO DE CONTROL ESTADO ENTRADA
(fotocélulas de protección durante la fase de apertura)
DIODO DE MEMORIZACIÓN CANAL RADIO
DIODO DE SEÑALIZACIÓN APRENDIZAJE TIEMPOS
FUSIBLE BAJA TENSIÓN Y ACCESORIOS (T800mA - 250V)
REGLETA DE BORNES ALIMENTACIÓN DE RED
REGLETA DE BORNES BAJA TENSIÓN
1° GRUPO MICROINTERRUPTORES DE PROGRAMACIÓN
2° GRUPO MICROINTERRUPTORES DE PROGRAMACIÓN
F 2
F2
ON
ON
1
1
DL2
DL4
OP-A
OP-B
STOP
FSWCL
FSWOP
DL1
DL2
DL4
DL5
DL3
DL1
DL3
J1
8
9
10
11
12
CL
OP-A
OP-B
STOP
FSW
(apertura total)
(apertura parcial)
2
BRAIN 16
BRAIN 16
F
DS1
DS2
ON
12
1
ON
2
3
4
5
6
7
8
9
10
11
12
1
2
3
2
3
4
5
6
7
8
9
10
11
12
1
2
CH1
DL6
SW2
SW2
ANTENA
DL5
-
-
14
15
13
16
17
18
19
TX
OP
+24V
LOCK
FSW
"OPEN A"
"OPEN B"
"STOP"
"FSW CL"
"FSW OP"
Brain 16
DL7
DL8
SW1
SW1
ON
4
4
3
4
DL6
Fig. 1