3.
Todos los mensajes pasados entre controladores en la estación local RFL 9300 constan de tres bytes:
dirección, datos, y código de seguridad. El código de seguridad es el XOR (O exclusivo) de los bytes de
datos y dirección. Todos los mensajes recibidos son probados para garantizar que el código de seguridad
es correcto. Los controladores de fase darán una alarma si la frecuencia de mensajes corruptos excede
1 en 16.
El RFL 93B SV no genera alarma sobre mensajes malos recibidos de los controladores de fase. Supone
que si hay un problema en la recepción de mensajes desde los controladores de fase, hay también un
problema en el otro extremo y los controladores de fase darán una alarma. Muchos de los mensajes
pasados a los controladores de fase, incluyendo las variables programadas y los valores CDC, requieren
una secuencia de confirmación. Este es el mismo mensaje de tres bytes devuelto al RFL 93B SV. El RFL
93B SV seguirá transmitiendo el mensaje hasta que se recibe la confirmación apropiada. A los mensajes
de prueba del bus de puerto paralelo entre controladores se les ha dado deliberadamente la prioridad
más baja. Si un mensaje dado está siendo repetido continuamente porque no se ha recibido una
confirmación apropiada, el mensaje de prueba del bus no será enviado nunca. Esto resultará en una
alarma de prueba de bus de puerto paralelo. El mismo tipo de comprobación de error existe para todos
los mensajes pasados entre el RFL 93B SV y la placa del controlador de pantalla.
4.
El reloj de 2 kHz del sistema generado por el RFL 93B SV es el corazón del sistema. La precisión de este
reloj es crítica a causa de la naturaleza diferencial del sistema RFL 9300. Cada controlador de fase
monitorea el periodo de este reloj para garantizar que su periodo cae entre límites predefinidos que son
dependientes de la aplicación. Ya que cada controlador de fase basará la prueba en su cristal en placa, el
RFL 9300 tiene cuatro discriminadores de frecuencia independientes basados en cristal monitorizando
este reloj. Si un controlador de fase detecta un error en el reloj, se normalizará (reset) e intentará
reinicializar.
5.
Los controladores de fase y el RFL 93B SV monitorea ambos los valores de CDC suministrados por el
Controlador de comunicaciones. El máximo valor que será aceptado es 25 ms para un par de mensajes
de 30 bits y 29 ms para un mensaje de 15 bits. Si se recibe un valor que exceda el margen permitido, el
mensaje del CDC no es reconocido. Si no se corrige la condición, la transmisión de mensajes del CDC
sobrecargará rápidamente al canal local de comunicaciones y causará alarmas de puerto paralelo.
6.
El 9300 local verifica la dirección de transmisión del 9300 remoto de forma periódica usando un mensaje
TDM. De forma alternativa, pide el byte menos significativo de la dirección de transmisión de la estación
remota, después su byte más significativo de dirección de transmisión, a intervalos de 2,5 segundos. Esto
no sobrecargará el canal de comunicaciones y garantizará algún nivel de protección contra cualquier
posible conmutación no detectada del enlace de comunicaciones entre estaciones.
RFL 9300
2 de noviembre de 2001
B e c a u s e R F L ™ a n d H u b b e l l ® h a v e a p o l i c y o f c o n t i n u o u s p r o d u c t i mp r o v e me n t , we r e s e r v e t h e r i g h t t o c h a n g e d e s i g n s a n d s p e c i fi c a t i o n s wi t h o u t n o t i c e .
2-31
RFL Electronics Inc.
(973) 334-3100