reface
Manual de referencia del juego de instrucciones
Cómo monitorizar direcciones de bit
Procesadores SLC 5/02, SLC 5/03 y SLC 5/04 con la monitorización de M0 y M1 inhabilitada
Cuando usted monitoriza un programa de escalera en el modo de marcha o prueba,
las instrucciones de bit siguientes, direccionadas a un archivo M0 ó M1, se indican
como falsas, independientemente de su estado lógico verdadero/falso efectivo.
Procesadores SLC 5/03 y SLC 5/04 con la monitorización de M0 y M1 habilitada
Los procesadores SLC 5/03 y SLC 5/04 le permiten monitorizar el estado real de
cada dirección (o tabla de datos) M0/M1 direccionada. Los caracteres resaltados
aparecen normales cuando se comparan con el otro archivo de datos del procesador.
El rendimiento del SLC 5/03 será disminuido al grado de los datos de pantalla con
referencia a M0/M1. Por ejemplo, si la pantalla tiene solamente un elemento
M0/M1, la disminución será mínima. Si la pantalla tiene 69 elementos M0/M1, la
disminución será significativa.
Si usted necesita mostrar el estado del bit M0 ó M1 direccionado, puede transferir el
estado a un bit de procesador externo. Esto se ilustra en la figura siguiente, donde
un bit de procesador interno se usa para indicar el estado verdadero/falso de un
renglón.
F–24
Mf:e.s
Mf:e.s
] [
]/[
b
b
f = archivo (0 ó 1)
Cuando usted monitoriza el programa de escalera en el modo de marcha o
prueba, la pantalla APS o HHT no muestra estas instrucciones como
verdaderas cuando el procesador las evalúa como verdaderas.
Mf:e.s
Mf:e.s
( )
(L)
b
b
Mf:e.s
(U)
b