Rockwell Automation Allen-Bradley Logix5000 Manual De Referencia Del Conjunto De Instrucciones Generales página 170

Ocultar thumbs Ver también para Allen-Bradley Logix5000:
Tabla de contenido

Publicidad

7-6
Instrucciones de arreglo (archivo)/misceláneos (FAL, FSC, COP, FLL, AVE, SRT, STD)
condición de entrada de renglón
escán de la instrucción
1756-6.4.1ES - Octubre de 1999
El siguiente diagrama de temporización indica la relación entre los bits de
estado y la operación de instrucción. La ejecución ocurre solamente en un
escán en el cual la condición de entrada de renglón va de falso a verdadero.
Cada vez que ocurre esto, se manipula solamente un elemento del arreglo.
Si la condición de entrada de renglón permanece verdadera durante más de
un escán, la instrucción se ejecuta solamente durante el primer escán.
un
escán
bit .EN
bit .DN
El bit .EN se establece cuando la condición de entrada de renglón es verdad-
era. El bit .DN se establece cuando el último elemento en el arreglo ha sido
manipulado. Cuando el último elemento ha sido manipulado y la condición
de entrada de renglón se hace falsa, el bit .EN, el bit .DN y el valor .POS se
restablecen.
La diferencia entre el modo incremental y el modo numérico en un régimen
de un elemento por escán es:
• El modo numérico con cualquier número de elementos por escán
requiere solamente una transición de falso a verdadero de la condición de
entrada de renglón para iniciar la ejecución. La instrucción continúa eje-
cutando el número especificado de elementos durante cada escán hasta
concluir independientemente del estado de la condición de entrada de
renglón.
• El modo incremental requiere que la condición de entrada de renglón
cambie de falsa a verdadera para manipular un elemento en el arreglo.
40014
operación
restablece los bits de
concluida
estado y borra el valor
.POS

Publicidad

Tabla de contenido
loading

Tabla de contenido