Puntos de control de los códigos de POST (Continuación)
TABLA B-4
Código de POST Descripción
Configura el procesador de código de inicio para POST. Esto incluye el cálculo de frecuencia, la
C2
carga del microcódigo BSP y la aplicación del valor solicitado por el usuario para GART Error
Reporting.
Solución de errores en BSP (nº 78 y nº 110)
C3
Enumera y configura los procesadores de aplicaciones. Incluye la carga de microcódigos y la
C5
solución de errores (78, 110, 106, 107, 69 y 63).
Nueva activación de caché para procesador de código de inicio y aplicación de soluciones en
C6
BSP para errores 106, 107, 69 y 63, si procede Cuando se utilizan CPU de distintas versiones, los
errores se buscan y registran, y se encuentra y aplica una frecuencia apropiada para todas las
CPU. Nota: AP se deja en el estado CLI HLT.
HT define las frecuencias y los anchos de enlace en los valores finales. Esta rutina se ejecuta
C7
después de calcula la frecuencia de la CPU para evitar una mala programación.
Inicializa el controlador de teclado 8042 compatible.
0A
Detecta la presencia del ratón PS/2.
0B
Detecta la presencia del teclado en el puerto KBC.
0C
Prueba e inicialización de diferentes dispositivos de entrada. También actualiza las variables del
0E
núcleo (kernel). Captura el vector INT09h, de manera que el controlador POST INT09h toma el
control de IRQ1. Descomprima todos los idiomas disponibles, el logotipo de la BIOS y los
módulos de logotipo silenciosos.
Inicializa los registros PM y PM PCI en la fase inicial de POST. Inicialice el puente multihost,
13
si el sistema lo permite. Configure las opciones de ECC antes de borrar la memoria. El
REDIRECCIONAMIENTO hace que los datos correctos se escriban de inmediato en la memoria
RAM. CHIPKILL proporciona una memoria det/corr que corrige 4 bits erróneos. Active las
líneas del reloj PCI-X en 8131.
Reasigna todas las CPU a una única dirección SMBASE. BSP se configura para que su punto de
20
entrada sea A000:0. Si hay menos 5 zócalos de CPU en la placa, los puntos de entrada de las
demás CPU estarán separados por 8000h bytes. Cuando haya más de 4 zócalos, los puntos de
entrada estarán separados por 200h bytes. El módulo de CPU se encargará de asignar a la CPU
la dirección correcta. Nota: AP se deja en el estado INIT.
Descomprime e inicializa los módulos BIOS específicos de cualquier plataforma.
24
Inicializa la interrupción de la administración del sistema.
30
Inicializa diferentes dispositivos por medio de DIM.
2A
Inicializa diferentes dispositivos. Detecta e inicializa el adaptador de vídeo instalado en el
2C
sistema que tiene ROM opcionales.
Inicializa todos los dispositivos de salida.
2E
Asigna memoria al módulo ADM y lo descomprime. Transfiere el control al módulo ADM para la
31
inicialización. Inicializa los módulos de idioma y tipo de letra para ADM. Active el módulo ADM.
Inicializa el módulo de arranque silencioso. Defina la ventana para mostrar la información de texto.
33
B-34
Manual de servicio de los servidores Sun Netra X4250 • Mayo de 2010