Mitsubishi Electric MELSEC System Q Manual De Usuario página 277

Controladores lógicos programables
Ocultar thumbs Ver también para MELSEC System Q:
Tabla de contenido

Publicidad

Código transparente y código adicional
³
En los registros de datos D10 y D11 se registran los códigos ASCII para los números "0",
"1", "2" y "3".
·
Los códigos ASCII para los caracteres de control STX (código transparente) y NULL, así
como para las letras "A" y "B" se guardan en D12 y D13.
»
Las cifras "1234" se transmiten en D14 con codificación binaria. El registro de datos D15
aloja los códigos ASCII de los caracteres de control "CR" y "LF".
¿
La interfaz CH1 se selecciona entrando "1" en el registro D0.
´
D2 contiene la indicación de la longitud de los datos.En este ejemplo se trata de 6 palabras.
²
La instrucción OUTPUT se ejecuta y los datos de envío son transmitidos al módulo de
interfaz.
Después de la ejecución de la instrucción OUTPUT, M0 es puesto durante un ciclo PLC.
Cuando M1 no está puesto, ello significa que la instrucción ha sido ejecutada sin errores.
º
Si se ha presentado un error durante la ejecución de la instrucción OUTPUT, se pone la
marca M1.
Dispositivo externo
CPU del PLC
Iniciar la transmisión
(X50)
Instrucción OUTPUT
Instrucción OUTPUT
ejecutada (M0)
Instrucción OUTPUT
mal ejecutada (M1)
Fig. 16-13: Flujo de datos al enviar código transparente con el protocolo libre
Sistema Q de MELSEC - Módulos de interfaz
Comienzo de los datos
OUTPUT
Unidad de la longitud de datos: palabras
Código adicional: 10
(DLE)
H
Código transparente: 02
(STX)
H
Intercambio de datos con el protocolo libre
Código adicional (wird vom Modul hinzugefügt)
Código transparente
D
S
N
C
0
1
2
3
L
T
U
A
B
E
X
L
R
L
(1234
)
H
30
31
32
33
10
02
00
41
42
34
12
0D
0A
H
H
H
H
H
H
H
H
H
H
H
H
L
Se envían 6 palabras. El código adicio-
F
nal no se cuenta
H
Ejecución
normal
Ejecución
errónea
1 ciclo
D3
400
H
00
, 06
H
H
(1) (0)
D10
401
H
31
, 30
H
H
(3) (2)
D11
402
H
33
, 32
H
H
(NULL) (STX)
D12
403
H
00
, 02
H
H
(B) (A)
D13
404
H
42
, 41
H
H
(1234
)
H
D14
405
H
12
, 34
H
H
(LF) (CR)
D15
406H
0A
, 0D
H
H
CPU del PLC
Memoria buffer
Longi-
tud de
00
, 06
H
H
(1) (0)
31
, 30
H
H
(3) (2)
33
, 32
H
H
(NULL) (STX)
00
, 02
H
H
(B) (A)
42
, 41
H
H
(1234
)
H
12
, 34
H
H
(LF) (CR)
0A
, 0D
H
H
QK00380c
16 - 9

Publicidad

Tabla de contenido
loading

Tabla de contenido