Memoria buffer
Dirección (Dez./Hex.)
Descripción
CH1
CH2
6912–6952
(1B00
–1B28
)
H
H
6953–6993
(1B29
–1B51
)
H
H
6994–7034
(1B52
–1B7A
)
H
H
7035–7075
(1B7B
–1BA3
)
H
H
7076–7116
(1BA4
–1BCC
)
H
H
7117–7157
(1BCD
–1BF5
)
H
H
7158–7198
(1BF6
–1C1E
)
H
H
7199–7239
(1C1F
–1C47
)
H
H
7240–7280
(1C48
–1C70
)
H
H
7281–7321
(1C71
–1C99
)
H
H
7322–7362
(1C9A
–1CC2
)
H
H
7363–7403
(1CC3
–1CEB
)
H
H
7404–7444
(1CEC
–1D14
)
H
H
7445–7485
Rango de
(1D15
–1D3D
)
usuario
H
H
7486–7526
(1D3E
–1D66
)
H
H
7527–7567
(1D67
–1D8F
)
H
H
7568–7608
(1D90
–1DB8
)
H
H
7609–7649
(1DB9
–1DE1
)
H
H
7650–7690
(1DE2
–1E0A
)
H
H
7691–7731
(1E0B
–1E33
)
H
H
7732–7772
(1E34
–1E5C
)
H
H
7773–7813
(1E5D
–1E85
)
H
H
7814–7854
(1E86
–1EAE
)
H
H
7855–7895
(1EAF
–1DE7
)
H
H
7896–7936
(1DE8
–1F00
)
H
H
7937–7977
(1F01
–1F29
)
H
H
7978–8018
(1F2A
–1F52
)
H
H
Tab. 4-3:
Distribución de la memoria buffer de los módulos de interfaz (13)
4 - 16
N°. de registro 8001
H
N°. de registro 8002
H
N°. de registro 8003
H
N°. de registro 8004
H
N°. de registro 8005
H
N°. de registro 8006
H
N°. de registro 8007
H
N°. de registro 8008
H
N°. de registro 8009
H
N°. de registro 800A
H
N°. de registro 800B
H
N°. de registro 800C
H
N°. de registro 800D
H
N°. de registro 800E
H
N°. de registro 800F
H
N°. de registro 8010
H
N°. de registro 8011
H
N°. de registro 8012
H
N°. de registro 8013
H
N°. de registro 8014
H
N°. de registro 8015
H
N°. de registro 8016
H
N°. de registro 8017
H
N°. de registro 8018
H
N°. de registro 8019
H
N°. de registro 801A
H
N°. de registro 801B
H
Señales E/S y memoria buffer
Protocolo válido
Ajuste previo*
MC Libre Bidir
En estos rangos se registran marcos de datos
definidos por el usuario (ver sección 14.5.2) o
datos para la comunicación a través de un
módem (ver sección 20.6.1).
MITSUBISHI ELECTRIC
Referen-
cia